![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/434401b7-35f2-4d3b-9213-94b673f455c0/434401b7-35f2-4d3b-9213-94b673f455c0pic.jpg)
![基于FPGA和DDR2的圖像縮放系統(tǒng)設計與實現.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/434401b7-35f2-4d3b-9213-94b673f455c0/434401b7-35f2-4d3b-9213-94b673f455c01.gif)
已閱讀1頁,還剩80頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、圖像的縮放作為數字圖像處理的基本操作,已經廣泛應用于遙感、監(jiān)控、醫(yī)療等領域。所以研究圖像的縮放有重要的應用價值。傳統(tǒng)的圖像縮放是在PC機上實現的,由于受到 CPU結構的限制,運算速度不高,不能滿足實時性要求較高、帶寬較高的應用場合。針對這一情況,本文設計了基于FPGA和DDR2的圖像縮放系統(tǒng)。
本文首先介紹了最近鄰插值、雙線性插值、雙三次插值算法的原理。然后論述了圖像縮放系統(tǒng)的平臺的設計,包括上位機、MCU和FPGA電路板的詳
2、細設計。借助于SPARTAN-6 MCB的使用,在此平臺上實現了最近鄰插值算法,取得了良好的實驗效果。
系統(tǒng)平臺設計的核心是 FPGA電路板的設計。該板的主控 FPGA芯片是Spartan-6 LX-75芯片;單片機選擇的是C8051F021;該板的特色在于使用了DDR2芯片作為緩存芯片,使用了SPARTAN-6芯片自帶的MCB控制器來控制DDR2的讀寫操作。在此平臺上,作者進行了插值算法的邏輯設計。該邏輯設計的特點在于使用了
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA與DDR2的視頻轉換系統(tǒng)設計實現.pdf
- 基于FPGA面向醫(yī)用CT三維圖像重建系統(tǒng)DDR2接口的設計與實現.pdf
- DDR2控制器IP的設計與FPGA實現.pdf
- 基于FPGA的DDR2 SDRAM控制器設計.pdf
- 基于usb2.0與ddr2的數據采集系統(tǒng)設計與實現
- 視頻圖像縮放的FPGA設計與實現.pdf
- 基于FPGA的DDR2 SDRAM UDIMM內存故障注入工具的設計.pdf
- 基于DDR3的CMOS高速圖像采集系統(tǒng)的FPGA設計與實現.pdf
- 基于Spartan-3 FPGA的DDR2 SDRAM存儲器接口設計.pdf
- 基于FPGA實現的帶有減小DRAM寫延遲的Cache的DDR2控制器的設計.pdf
- 實時圖像消旋與無級縮放技術研究及FPGA+DDR實現.pdf
- DDR2 SDRAM控制器的研究與實現.pdf
- 基于Stratix Ⅳ FPGA雙DDR2接口的信號完整性與時序分析.pdf
- 基于FPGA的DDR3設計與實現.pdf
- 適用于DDR SDRAM和DDR2 SDRAM的控制器的設計.pdf
- 基于DDR2 SDRAM的任意波形發(fā)生模塊設計.pdf
- 任意比例實時圖像縮放IP核的FPGA設計與實現.pdf
- 圖像縮放算法的研究與FPGA設計.pdf
- DDR2 SDRAM控制器的設計與驗證.pdf
- 基于fpga的ddr2存儲器控制器設計-河北科技大學.
評論
0/150
提交評論