基于FDD的基帶信號處理硬件平臺設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩85頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、縱觀移動通信技術(shù)的發(fā)展歷史,各個移動通信時代的主流技術(shù)所使用的雙工模式大多為FDD模式。如今4G時代即將到來,從目前的全球形勢來看,F(xiàn)DD技術(shù)相較于TDD技術(shù)依然更具有競爭力。
  本文研究了以FDD技術(shù)作為傳輸模式的無線通信數(shù)據(jù)傳輸系統(tǒng)。本系統(tǒng)設(shè)計采用DSP+FPGA的基礎(chǔ)框架,選用TI公司的ADC芯片ADS62P49,DAC芯片DAC3283,DSP芯片 TMS320C6424以及 Xilinx公司的 V5系列 FPGA芯片X

2、C5VSX50T為核心處理芯片,構(gòu)建了一個基于FDD模式的基帶硬件系統(tǒng)平臺。系統(tǒng)采用網(wǎng)卡接口與外部主機相連,實現(xiàn)了IP業(yè)務(wù)的傳送。
  本文首先介紹了本課題的研究背景、研究意義以及國內(nèi)發(fā)展現(xiàn)狀和發(fā)展趨勢,之后通過對兩種主要基帶數(shù)字處理硬件平臺架構(gòu)的優(yōu)缺點進(jìn)行了分析,設(shè)計了一種基于DSP+FPGA的系統(tǒng)框架并給出了主芯片DSP和FPGA的功能劃分。接著,根據(jù)系統(tǒng)的實際情況對主要芯片進(jìn)行了選型,給出了整體的系統(tǒng)硬件平臺方案。然后,本文

3、將硬件平臺分為ADC模塊、DAC模塊、FPGA模塊、DSP模塊以及電源模塊五個主要部分,詳細(xì)的介紹了各個模塊的設(shè)計和實現(xiàn),給出了具體的電路設(shè)計方案。接著本文詳細(xì)分析了高速PCB設(shè)計中的信號完整性問題并做了相應(yīng)的仿真,運用現(xiàn)代高速 PCB設(shè)計技術(shù)對整個系統(tǒng)進(jìn)行了關(guān)鍵信號的仿真分析和PCB設(shè)計,提高了整個硬件平臺的可靠性和穩(wěn)定性,論文的最后完成了硬件系統(tǒng)的調(diào)試,給出了調(diào)試結(jié)果。
  本論文的研究內(nèi)容為FDD模式下的基帶系統(tǒng)硬件平臺的實

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論