![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/e996a9f3-b72d-4be7-a834-b65d4ec76d99/e996a9f3-b72d-4be7-a834-b65d4ec76d99pic.jpg)
![基于FPGA和DSP架構(gòu)的實(shí)時(shí)高速圖像處理系統(tǒng)的硬件平臺設(shè)計(jì).pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/e996a9f3-b72d-4be7-a834-b65d4ec76d99/e996a9f3-b72d-4be7-a834-b65d4ec76d991.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著科學(xué)技術(shù)的不斷發(fā)展,通信、海路交通監(jiān)測、軍事等眾多領(lǐng)域?qū)D像處理系統(tǒng)的要求越來越高,高速性、實(shí)時(shí)性已成為考量其性能的重要指標(biāo)。為突破原有圖像處理硬件平臺在傳輸和運(yùn)算方面的局限性,調(diào)研現(xiàn)有的可應(yīng)用于改善圖像處理系統(tǒng)性能的新技術(shù),提出了一種基于VPX串行總線標(biāo)準(zhǔn)下新型FPGA+DSP架構(gòu)的圖像處理硬件平臺。該硬件平臺一方面依靠VPX總線標(biāo)準(zhǔn)強(qiáng)大的帶寬、表現(xiàn)優(yōu)異的可靠性和靈活的連接方式,能提升系統(tǒng)硬件平臺的帶寬優(yōu)勢和抗惡劣環(huán)境優(yōu)勢;另一方
2、面發(fā)揮了Xilinx7系列新型FPGA在功耗、處理性能、接口速度等方面的優(yōu)勢,能進(jìn)一步提升系統(tǒng)硬件平臺的處理能力和帶寬。此外該系統(tǒng)保留了原有DSP+FPGA架構(gòu),使其具有處理能力強(qiáng)、通用靈活的特點(diǎn)。這些對原有優(yōu)勢技術(shù)的傳承和對新技術(shù)的采用使新的系統(tǒng)硬件平臺可以適用于大量的圖像處理應(yīng)用領(lǐng)域,同時(shí)將會使該應(yīng)用領(lǐng)域的圖像處理性能得到進(jìn)一步提升。
本研究在整體設(shè)計(jì)方案確定后,分功能、分模塊繪制了系統(tǒng)硬件平臺的原理圖,并進(jìn)行了PCB布局
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于ARM和DSP硬件平臺的實(shí)時(shí)圖像處理系統(tǒng).pdf
- 基于FPGA和DSP的實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的多核DSP高速圖像處理系統(tǒng)設(shè)計(jì).pdf
- 基于dsp和fpga的圖像處理系統(tǒng)設(shè)計(jì)
- 基于FPGA的高速實(shí)時(shí)圖像采集和處理系統(tǒng)的研究.pdf
- 基于DSP和FPGA的驗(yàn)布機(jī)圖像處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA+DSP實(shí)時(shí)圖像采集處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA+DSP的圖像處理硬件平臺設(shè)計(jì).pdf
- 外文翻譯--基于dsp的實(shí)時(shí)圖像處理系統(tǒng)的設(shè)計(jì)平臺
- 基于FPGA的實(shí)時(shí)圖像采集和處理系統(tǒng)設(shè)計(jì).pdf
- 一種基于DSP和FPGA實(shí)時(shí)圖像處理平臺的硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA和多核DSP的高速圖像傳輸與處理系統(tǒng)的設(shè)計(jì).pdf
- 外文翻譯--基于dsp的實(shí)時(shí)圖像處理系統(tǒng)的設(shè)計(jì)平臺
- 基于FPGA和雙DSP的實(shí)時(shí)圖象處理系統(tǒng).pdf
- 基于FPGA的實(shí)時(shí)圖像處理系統(tǒng).pdf
- 外文翻譯--基于dsp的實(shí)時(shí)圖像處理系統(tǒng)的設(shè)計(jì)平臺(英文)
- 基于DSP和FPGA的高分辨率全景圖像實(shí)時(shí)處理系統(tǒng)硬件設(shè)計(jì).pdf
- 外文翻譯--基于dsp的實(shí)時(shí)圖像處理系統(tǒng)的設(shè)計(jì)平臺(譯文)
- 基于DSP和FPGA的圖像采集與處理系統(tǒng)設(shè)計(jì).pdf
- 外文翻譯--基于DSP的實(shí)時(shí)圖像處理系統(tǒng)的設(shè)計(jì)平臺(譯文).docx
評論
0/150
提交評論