![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/3c2d3d03-75e1-493f-9b50-547cb09598f1/3c2d3d03-75e1-493f-9b50-547cb09598f1pic.jpg)
![高速數(shù)據(jù)采集系統(tǒng)實(shí)現(xiàn)及其應(yīng)用.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/3c2d3d03-75e1-493f-9b50-547cb09598f1/3c2d3d03-75e1-493f-9b50-547cb09598f11.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著數(shù)字全球化的迅速發(fā)展,數(shù)字信號(hào)處理在許多領(lǐng)域都得到廣泛的應(yīng)用。數(shù)據(jù)采集作為數(shù)字信號(hào)與模擬信號(hào)處理的重要接口,向著高速度和超寬帶發(fā)展。本課題應(yīng)某MIMO雷達(dá)成像項(xiàng)目對(duì)數(shù)字信號(hào)處理的指標(biāo)要求,設(shè)計(jì)和實(shí)現(xiàn)了高速信號(hào)采集系統(tǒng),主要工作如下:
1、結(jié)合現(xiàn)有數(shù)據(jù)采集方法和本課題設(shè)計(jì)要求,提出了信號(hào)采集及數(shù)據(jù)處理方案。利用ISE設(shè)計(jì)工具與ModelSim仿真軟件聯(lián)合進(jìn)行功能仿真,實(shí)現(xiàn)最高采樣率達(dá)3GSPS的系統(tǒng)原理圖設(shè)計(jì)。
2
2、、基于電源完整性理論與信號(hào)完整性理論,提出本系統(tǒng)的PCB設(shè)計(jì)方案。對(duì)PCB層疊、PCB過孔和傳輸線等進(jìn)行分析設(shè)計(jì),并對(duì)PCB串?dāng)_、反射以及電源網(wǎng)絡(luò)仿真驗(yàn)證,最終完成了滿足課題要求的PCB設(shè)計(jì)。
3、通過軟硬件調(diào)試,對(duì)本系統(tǒng)的3GSPS實(shí)時(shí)采樣、數(shù)據(jù)存儲(chǔ)和以太網(wǎng)傳輸功能進(jìn)行驗(yàn)證,測試結(jié)果表明該系統(tǒng)達(dá)到了設(shè)計(jì)要求。其中通過硬件調(diào)試驗(yàn)證其電氣特性滿足設(shè)計(jì)指標(biāo),通過FPGA邏輯設(shè)計(jì)實(shí)現(xiàn)數(shù)據(jù)采集、存儲(chǔ)及以太網(wǎng)傳輸功能。
4、基
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于CPLD的高速數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn).pdf
- 高速率高精度數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn).pdf
- 高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 應(yīng)用FPGA的高速數(shù)據(jù)采集的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速數(shù)據(jù)采集系統(tǒng)的研究.pdf
- FPGA實(shí)現(xiàn)的PCI-E高速數(shù)據(jù)采集系統(tǒng).pdf
- 基于FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)數(shù)據(jù)流高速采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速實(shí)時(shí)大容量數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速數(shù)據(jù)采集系統(tǒng)顯控軟件的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 單雙基SAR高速數(shù)據(jù)采集系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 1GSPS高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速數(shù)據(jù)采集系統(tǒng)的研制.pdf
- 高速數(shù)據(jù)采集卡設(shè)計(jì)和實(shí)現(xiàn).pdf
- 基于PCIE總線的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于NiosⅡ的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- SAR雷達(dá)高速數(shù)據(jù)采集與處理系統(tǒng)的實(shí)現(xiàn).pdf
- 高速實(shí)時(shí)FLASH陣列數(shù)據(jù)采集系統(tǒng)研究與實(shí)現(xiàn).pdf
- 高速數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論