基于FPGA的示波記錄儀的高速數(shù)據(jù)處理.pdf_第1頁
已閱讀1頁,還剩72頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著電子信息技術(shù)的飛速發(fā)展,數(shù)據(jù)處理類儀器已經(jīng)被廣泛的應(yīng)用于各個領(lǐng)域,同時人們對數(shù)據(jù)處理的各方面要求也不斷提高。示波記錄儀是一個功能強(qiáng)大的數(shù)據(jù)采集系統(tǒng),能同步測量多路不同組合的電信號和物理信號;同時也是一個可以捕獲和分析瞬態(tài)事件,記錄和顯示歷史事件的記錄系統(tǒng)。目前我國不具備示波記錄儀的生成能力,主要依賴進(jìn)口。成功研發(fā)示波記錄儀,掌握其關(guān)鍵技術(shù),提高自主研發(fā)能力,具有深遠(yuǎn)的現(xiàn)實意義。其中如何對通道數(shù)可變、采樣率可變的高速數(shù)據(jù)進(jìn)行采集和如何

2、實現(xiàn)對它們的實時記錄是示波記錄儀數(shù)據(jù)處理設(shè)計的核心技術(shù)和研發(fā)難點。
  本文主要基于以 FPGA為核心的信號處理板為硬件平臺,來實現(xiàn)示波記錄儀的高速數(shù)據(jù)處理。本文首先根據(jù)示波記錄儀的功能需求和技術(shù)指標(biāo),搭建了示波記錄儀的高速數(shù)據(jù)處理構(gòu)架。然后對多通道數(shù)據(jù)采集和實時記錄兩個技術(shù)難點進(jìn)行了深入剖析。
  對于通道采集模塊設(shè)計,要應(yīng)對通道數(shù)為1到128可變和采樣率為25kS/s到100MS/s可變的采集輸入,本文采用了統(tǒng)一按最大通

3、道數(shù)128和最大采樣率100MS/s處理數(shù)據(jù)的總體方案。然后每個通道用200M DDR ISERDES對采集的數(shù)據(jù)進(jìn)行串并轉(zhuǎn)換,再根據(jù)不同時基對應(yīng)的不同抽點系數(shù)對采集數(shù)據(jù)做抽點處理,最后采集系統(tǒng)還會對采集的數(shù)據(jù)進(jìn)行三種數(shù)據(jù)獲取模式的數(shù)據(jù)處理。三種獲取模式為:正常采集、峰值檢測模式和高分辨率模式。
  對于實時記錄模塊設(shè)計,本文采用同樣的方法應(yīng)對通道數(shù)1到16可變和采樣率100kS/s到1MS/s可變的總體方案。然后用基于乒乓操作的

4、DDR2 SDRAM來實現(xiàn)對高速數(shù)據(jù)的實時緩存,來解決高速數(shù)據(jù)不同模塊間的速率匹配問題。最后本文用本地接口為50MHz時鐘的PEX8311實現(xiàn)的PCIe協(xié)議,來實現(xiàn)信號處理板與上位機(jī)的通信。
  本文以信號處理板為核心搭建了測試平臺,進(jìn)行功能性驗證。多通道采集模塊中的200M DDR ISERDES和100MS/s采樣率數(shù)據(jù)輸入下的數(shù)據(jù)獲取模式都得到成功驗證;實時記錄模塊中DDR2乒乓操作切換操作和50MHz本地時鐘的PCIe讀寫

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論