![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/527eb364-8263-4c39-9c06-34df65daa334/527eb364-8263-4c39-9c06-34df65daa334pic.jpg)
![基于FPGA的脫機(jī)高速圖像存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf_第1頁(yè)](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/527eb364-8263-4c39-9c06-34df65daa334/527eb364-8263-4c39-9c06-34df65daa3341.gif)
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、近年來(lái),隨著光電信息技術(shù)與其它學(xué)科技術(shù)的高速發(fā)展,人們?cè)讷@取事物信息的手段變得越來(lái)越先進(jìn),進(jìn)而導(dǎo)致信息量的爆發(fā)式增長(zhǎng)。所以信息存儲(chǔ)技術(shù)越來(lái)越受到人們的重視,尤其是在高速的信息儲(chǔ)存方面正在制約著人們對(duì)于事物細(xì)節(jié)信息的獲取。因此,對(duì)高速存儲(chǔ)系統(tǒng)的設(shè)計(jì)和研究,就成了一件非常有意義的工作。
本文在查閱了大量相關(guān)的資料,結(jié)合系統(tǒng)設(shè)計(jì)的各項(xiàng)指標(biāo)要求以及現(xiàn)有的系統(tǒng)設(shè)計(jì)方案后,考慮在設(shè)計(jì)中采用SATAⅡ接口技術(shù),使用帶有專門吉比特收發(fā)器接口的
2、賽靈思Spartan-6 FPGA芯片(XC6SLX25T)作為系統(tǒng)的主控制芯片,以DDR SDRAM作為系統(tǒng)的高速大容量緩存,以固態(tài)硬盤作為大容量高速存儲(chǔ)設(shè)備,設(shè)計(jì)制作了基于FPGA的脫機(jī)大容量高速圖像存儲(chǔ)系統(tǒng)。
本文從系統(tǒng)設(shè)計(jì)方案論證與定型、系統(tǒng)的硬件設(shè)計(jì)、相關(guān)的協(xié)議分析與實(shí)現(xiàn)和系統(tǒng)各模塊的仿真和驗(yàn)證等幾個(gè)方面進(jìn)行了詳細(xì)的論述:
首先,通過(guò)查閱相關(guān)資料,通過(guò)對(duì)IED接口方案、PCI接口方案、PCI-E接口方案以及
3、SATA接口方案的詳細(xì)論述與對(duì)比,結(jié)合系統(tǒng)的設(shè)計(jì)要求,決定使用帶有SATA接口的系統(tǒng)設(shè)計(jì)方案,最終確定了相關(guān)的芯片型號(hào)。
其次,根據(jù)所使用的芯片制作了數(shù)據(jù)采集模塊電路、DDR模塊電路、SATA相關(guān)模塊以及一些外圍電路并給出了原理圖,闡述了相關(guān)的協(xié)議以及在PCB設(shè)計(jì)方面布局布線方面的一些注意事項(xiàng),并重點(diǎn)介紹了DDR控制協(xié)議及DDR控制器的FPGA設(shè)計(jì)流程。
再次,重點(diǎn)闡述了SATA的傳輸協(xié)議以及SATA應(yīng)用層、傳輸層、
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高速數(shù)據(jù)存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速存儲(chǔ)系統(tǒng).pdf
- 基于FPGA的圖像采集存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 小型高速圖像存儲(chǔ)系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 高速大容量圖像存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 高速圖像采集壓縮存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的Huffman編碼并行實(shí)現(xiàn)及高速存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速大容量存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速圖像存儲(chǔ)系統(tǒng)及應(yīng)用
- 基于FPGA的高速高密度存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于ARM+FPGA的高速信號(hào)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于eMMC陣列的高速圖像采集與存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集存儲(chǔ)系統(tǒng)的設(shè)計(jì).pdf
- 基于PCIE的高速存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)的實(shí)現(xiàn).pdf
- 基于FPGA的圖像采集和智能存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 便攜式圖像高速采集存儲(chǔ)系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)傳輸及存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向焊接高速圖像的存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論