基于DDS技術(shù)的三相信號源設(shè)計.pdf_第1頁
已閱讀1頁,還剩70頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、在電子與通信技術(shù)等領(lǐng)域中,經(jīng)常要用到一些信號作為輸入信號或者基準信號,常把產(chǎn)生這種信號的儀器稱為信號發(fā)生器(signal generator),信號發(fā)生器,又名信號源或者振蕩器,被廣泛應(yīng)用于通信、電子電路、自動控制和教學(xué)科研實驗等領(lǐng)域。由于應(yīng)用領(lǐng)域的需求推動,至今國內(nèi)外已研制出了種類繁多的信號源,包括脈沖發(fā)生器、正弦波信號源、合成信號源以及任意波形信號發(fā)生器等,這些信號發(fā)生器大多具有自己特定的使用領(lǐng)域,功能單一而通用性不強。本文論述了國

2、內(nèi)外信號源的發(fā)展歷程及DDS頻率合成技術(shù)的工作原理和電路結(jié)構(gòu),分析了當(dāng)前信號發(fā)生器的特點和主要實現(xiàn)方式,選擇使用當(dāng)前流行的EDA技術(shù),在Quartus II開發(fā)平臺上,采用層次化的設(shè)計方法對本系統(tǒng)進行設(shè)計,主要技術(shù)方案采用DDS技術(shù)實現(xiàn)。
  本論文針對上述信號發(fā)生器的特點,以設(shè)計一功能多樣、擴展性和升級換代能力強的信號源為主要目的,從技術(shù)方案、硬件實現(xiàn)等方面分析了當(dāng)前常見信號源合成技術(shù)特點,在學(xué)習(xí)并總結(jié)了已有的技術(shù)基礎(chǔ)之上,利用

3、FPGA硬件可編程、可重構(gòu)的特點和DDS技術(shù)來設(shè)計功能多樣、實用性和擴展性強的信號發(fā)生器,并對所設(shè)計的信號發(fā)生器進行功能分析,模塊劃分,設(shè)計各模塊電路結(jié)構(gòu),確定軟件設(shè)計的基本思路,形成各種功能的設(shè)計方法。主要內(nèi)容為:
  1.詳細研究PLL、DDS等幾種常用信號合成技術(shù)特點,通過分析比較建立本設(shè)計中信號發(fā)生器設(shè)計的技術(shù)路線和方案。
  2.提出以FPGA(EP1C3T144C8)為核心,對信號發(fā)生器系統(tǒng)進行模塊劃分,以便于對

4、系統(tǒng)進行模塊化設(shè)計。
  3.利用DDS技術(shù)實現(xiàn)信號發(fā)生器的三相正弦信號輸出功能。頻率控制字由標(biāo)準鍵盤輸入,頻率由數(shù)碼管顯示。
  4.基于DDS技術(shù)實現(xiàn)信號發(fā)生器的調(diào)幅(AM)、調(diào)頻(FM)功能,并對調(diào)相(PM)設(shè)計方法進行了說明。
  5.設(shè)計ASK數(shù)字調(diào)制解調(diào)模塊,調(diào)制信號序列和載波均由FPGA產(chǎn)生。
  6.通過對系統(tǒng)功能仿真和性能分析,達到了系統(tǒng)設(shè)計要求。
  本文設(shè)計的信號發(fā)利用了FPGA可編程

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論