基于FPGA的PCI Express高速數(shù)據(jù)交換技術(shù)研究.pdf_第1頁
已閱讀1頁,還剩77頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、本課題來源于國家自然科學(xué)基金重點項目“基于AIS的船舶無線自動定位的新理論與關(guān)鍵技術(shù)”(NO.61231006),該項目采用軟件接收機的技術(shù)架構(gòu)研究實現(xiàn)AIS基帶信號的處理。本課題在該項目中承擔(dān)射頻信號下變頻后AD高速采樣數(shù)據(jù)初步I/Q解調(diào)后的高速數(shù)據(jù)傳輸接口部分的研究設(shè)計。本研究將FPGA解調(diào)后的數(shù)據(jù)實時傳輸?shù)絇C機的軟件平臺,其需求的數(shù)據(jù)傳輸速率為931.84Mb/s。由于研究成果應(yīng)用于工業(yè)實現(xiàn),考慮到設(shè)計的穩(wěn)定性和高速的數(shù)據(jù)交換要

2、求,本設(shè)計需要使用PCI Express總線才能滿足設(shè)計的需求。根據(jù)PCI Express總線的性能以及對設(shè)計成本的考慮,本設(shè)計使用PCI Expressl.1協(xié)議實現(xiàn)高速數(shù)據(jù)交換功能。主要完成了以下幾方面的研究內(nèi)容。
  (1)深入研究了PCI Express系統(tǒng)的拓撲結(jié)構(gòu)以及PCI Express總線的層次結(jié)構(gòu),從而確定了系統(tǒng)頂層的設(shè)計架構(gòu),將設(shè)計劃分為事務(wù)層、數(shù)據(jù)鏈路層和物理層三個層次,同時確定了系統(tǒng)時鐘以及各層次的時鐘。<

3、br>  (2)具體研究了PCI Express端點各層次的實現(xiàn)方法,具體設(shè)計了各層次的模塊功能,并通過編寫RTL編碼,設(shè)計實現(xiàn)了單方向2.5Gb/s的發(fā)送和接收速率,同時實現(xiàn)了事務(wù)層的流控制協(xié)議、數(shù)據(jù)鏈路層的Ack/Nak鏈路傳輸協(xié)議和物理層的鏈路訓(xùn)練和初始化功能,從而保證了數(shù)據(jù)的正確傳輸,完成了整個系統(tǒng)功能的設(shè)計。
  (3)對整個設(shè)計進行了驗證,在Modelsim SE6.5平臺上對基于FPGA設(shè)計的各子模塊進行了功能驗證,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論