基于FPGA的PCIe高速RS編解碼數(shù)據(jù)傳輸系統(tǒng)的實現(xiàn).pdf_第1頁
已閱讀1頁,還剩54頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著當今科技時代的發(fā)展,人們對計算機等硬件設(shè)備的數(shù)據(jù)處理速度要求越來越高。同時隨著數(shù)采設(shè)備性能的提高,在測試中產(chǎn)生的高速、大容量的數(shù)據(jù)需要快速、可靠、遠距離的實時數(shù)據(jù)傳輸。一些并行總線或AMBA總線并不能滿足這樣的高要求,而目前, PCIe總線是能夠?qū)崿F(xiàn)最高數(shù)據(jù)傳輸速率的一種串行總線。PCIe體系結(jié)構(gòu)繼承了第二代總線體系結(jié)構(gòu)最有用的特點,并且采用了一些新的技術(shù)成果。使得它的數(shù)據(jù)吞吐率可以達到很高的程度?;谶@樣的背景,本文設(shè)計了一個基于

2、PCIe總線的高速RS編解碼數(shù)據(jù)傳輸系統(tǒng)。而RS碼作為糾錯碼技術(shù)之一在通信的各個領(lǐng)域都得到了大規(guī)模的應(yīng)用,因其編碼算法的相對簡單有效,本文選擇了RS編解碼數(shù)據(jù)的傳輸,通過Matlab實現(xiàn)RS編碼,而RS譯碼則采用的是Xilinx公司的rs_decoder IPCore。
  本文的主要目標是實現(xiàn)基于PCIe總線的高速串行數(shù)據(jù)傳輸,會從硬件邏輯和軟件驅(qū)動兩部分闡述系統(tǒng)。在硬件邏輯部分,先是對PCIe協(xié)議進行了介紹與研究,接著給出了整

3、個數(shù)據(jù)傳輸系統(tǒng)的設(shè)計方案。整個數(shù)據(jù)傳輸系統(tǒng)的硬件設(shè)計采用了模塊化的設(shè)計結(jié)構(gòu),分為PCIe IPCore的生成調(diào)用、PCIe用戶邏輯、數(shù)據(jù)緩存及RS譯碼器等主要模塊。其中利用FPGA內(nèi)PCIe硬核實現(xiàn)PCIe總線協(xié)議,使用verilogHDL實現(xiàn)FPGA內(nèi)部PCIe總線端點的邏輯功能、FIFO緩存、PCIe總線邏輯與RS譯碼器接口以及中斷控制等功能。 PCIe總線端點邏輯又將分為接收模塊、發(fā)送模塊、DMA模塊分別進行設(shè)計。在代碼編寫之后對

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論