![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/d58b9668-9f8e-4961-9009-76c43d58f0e8/d58b9668-9f8e-4961-9009-76c43d58f0e8pic.jpg)
![高速數(shù)字信號處理平臺SI研究和仿真設(shè)計(jì).pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/d58b9668-9f8e-4961-9009-76c43d58f0e8/d58b9668-9f8e-4961-9009-76c43d58f0e81.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、現(xiàn)今對于高速平臺的開發(fā)已經(jīng)不單單是完成電路邏輯那么簡單,數(shù)字信號的高速化將引起各種各樣的信號完整性問題,一旦疏忽,就會造成設(shè)計(jì)的失敗。因此,這類高速平臺的開發(fā)在硬件設(shè)計(jì)時就應(yīng)該充分考慮關(guān)鍵的高速部分,對于其PCB的設(shè)計(jì)則應(yīng)該采用基于信號完整性的仿真設(shè)計(jì),對于這類設(shè)計(jì),一方面工程師本身需要有扎實(shí)的信號完整性理論知識,另一方面也需要對仿真模型、仿真工具有深入的理解,這樣才能更加合理的利用仿真結(jié)果來制定約束,指導(dǎo)布局布線,提高這類平臺的設(shè)計(jì)成
2、功率。
本文首先對高速平臺仿真設(shè)計(jì)中所需要理解的信號完整性基本理論進(jìn)行了深入的分析,分別從傳輸線、反射端接、串?dāng)_和電源完整性四個方面來闡述和理解信號完整性的現(xiàn)象和本質(zhì)。其次,介紹了基本的仿真工具和仿真模型,并且提出了本次高速平臺的設(shè)計(jì)流程。接著,對一個具體的高速信號處理平臺進(jìn)行設(shè)計(jì),提出本次設(shè)計(jì)平臺的功能需求和整體設(shè)計(jì)方案,平臺采用MCU+OMAP+FPGA的組成結(jié)構(gòu),其中MCU負(fù)責(zé)系統(tǒng)的監(jiān)控和管理,OMAP核心板上的OMAP
3、L138處理器集成了ARM與DSP,兼具ARM的控制功能以及DSP的數(shù)字信號處理能力,F(xiàn)PGA則作為平臺上通信算法的實(shí)現(xiàn)模塊,此外詳細(xì)介紹了各部分的實(shí)現(xiàn)方式以及模塊間的主要接口。然后,結(jié)合信號完整性理論,采用Cadence的Allegro PCB SI、SigXplorer等工具對本高速平臺中的高速差分信號、高速并行總線信號(uPP)以及FPGA和DDR2之間的高速數(shù)字接口進(jìn)行反射、串?dāng)_等仿真,對得到的仿真結(jié)果進(jìn)行分析后,分別對高速差分
4、信號制定了并行端接的匹配方案以抑制振鈴,對高速并行總線信號(uPP)制定了源端串聯(lián)端接的匹配方案和線寬線距的約束規(guī)則以抑制串?dāng)_,對FPGA和DDR2之間的拓?fù)浣Y(jié)構(gòu)進(jìn)行了仿真分析后決定采用樹形拓?fù)浣Y(jié)構(gòu),以此來得到最佳的布局布線效果,使得整個系統(tǒng)抗干擾能力達(dá)到最大,在實(shí)際布局布線完成后,再對相應(yīng)DDR2關(guān)鍵信號做后仿真以驗(yàn)證布線效果。本文最后使用Ansoft公司的SIwave軟件對本板進(jìn)行電源完整性的仿真,主要涉及到本板平面諧振的分析、目標(biāo)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)字信號處理實(shí)驗(yàn)優(yōu)化與仿真平臺設(shè)計(jì).pdf
- 基于matlab數(shù)字信號處理和仿真
- ADCP數(shù)字信號處理平臺設(shè)計(jì).pdf
- 數(shù)字信號課程設(shè)計(jì)--數(shù)字信號處理
- 基于matlab數(shù)字信號處理實(shí)驗(yàn)平臺設(shè)計(jì)
- 多節(jié)點(diǎn)數(shù)字信號處理平臺設(shè)計(jì).pdf
- 數(shù)字信號處理方法設(shè)計(jì)與實(shí)驗(yàn)平臺實(shí)現(xiàn).pdf
- 數(shù)字信號處理
- 數(shù)字信號處理
- 高速數(shù)字信號處理器及其應(yīng)用.pdf
- 數(shù)字信號處理
- 高速數(shù)字信號處理技術(shù)研究與實(shí)現(xiàn).pdf
- 數(shù)字信號處理課程設(shè)計(jì)--使用matlab工具進(jìn)行數(shù)字信號處理
- 數(shù)字信號處理課程設(shè)計(jì)-使用matlab工具進(jìn)行數(shù)字信號處理
- 數(shù)字信號處理試題和答案
- 數(shù)字信號處理試卷和答案
- 在FPGA平臺實(shí)現(xiàn)數(shù)字信號處理的研究.pdf
- 基于FPGA的硅陀螺數(shù)字信號處理平臺設(shè)計(jì).pdf
- 數(shù)字信號處理算法的FPGA高速實(shí)現(xiàn)研究.pdf
- 軟件雷達(dá)高速數(shù)字信號處理電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
評論
0/150
提交評論