基于FPGA的雷達信號處理模塊設(shè)計.pdf_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、現(xiàn)代雷達技術(shù)對信號處理的倚重越來越多,而且要求也越來越高。超大規(guī)模數(shù)字集成電路技術(shù)的快速發(fā)展,加速了數(shù)字集成電路在雷達信號處理領(lǐng)域的應(yīng)用。如何利用大規(guī)模集成電路對雷達信號實現(xiàn)更快速處理的研究迫在眉睫。
  論文針對雷達信號處理平臺的發(fā)展趨勢,主要研究運用現(xiàn)場可編程門陣列實現(xiàn)雷達信號處理的標準化和規(guī)范化設(shè)計。首先,對常用的雷達信號處理模塊進行了分析,基于FPGA設(shè)計了數(shù)字下變頻和數(shù)字波束合成,利用了分時復用的設(shè)計思想,并規(guī)范接口設(shè)計

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論