三維系統(tǒng)級(jí)封裝內(nèi)垂直互連的高頻電磁特性研究與設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩147頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、在集成電路與系統(tǒng)低功耗、高性能和超小型化封裝發(fā)展趨勢(shì)下,三維集成電路及其系統(tǒng)級(jí)封裝(以下簡(jiǎn)稱:三維系統(tǒng)級(jí)封裝)已被廣泛的認(rèn)為具有很大的應(yīng)用潛能。然而三維系統(tǒng)級(jí)封裝比二維封裝結(jié)構(gòu)復(fù)雜,導(dǎo)致內(nèi)部互連電磁干擾益加嚴(yán)重。針對(duì)現(xiàn)階段三維系統(tǒng)級(jí)封裝中互連面臨的高頻電磁干擾問題,本論文著重封裝基板參數(shù)的快速算法優(yōu)化、轉(zhuǎn)接板的電磁特性精確建模、電磁屏蔽結(jié)構(gòu)設(shè)計(jì)及去嵌入式測(cè)試平臺(tái)設(shè)計(jì)四個(gè)方面的創(chuàng)新研究,并取得了以下的成果。
  1)針對(duì)基板封裝垂直

2、互連結(jié)構(gòu)的信號(hào)/電源完整性問題,利用解析算法計(jì)算電源地平面的地阻抗,提出了新的鏡像算法,提高了高頻段解析算法的收斂速度。在此基礎(chǔ)上,提出了鏡像-模式混合算法,該算法在收斂速度和計(jì)算準(zhǔn)確度方面優(yōu)于傳統(tǒng)模式算法,在計(jì)算資源與速度方面優(yōu)于通用全波算法?;谶@種快速算法計(jì)算出的地阻抗,本文將帶有互連長線效應(yīng)和過孔寄生參數(shù)的完整基板回路等效電路模型進(jìn)行了拓展和驗(yàn)證。
  2)針對(duì)三維系統(tǒng)級(jí)封裝中轉(zhuǎn)接板內(nèi)部的硅通孔進(jìn)行高頻電磁特性精細(xì)建模。在

3、硅通孔基本物理等效電路建模的基礎(chǔ)上,引入金屬-氧化層-半導(dǎo)體結(jié)構(gòu)的精細(xì)建模方法,進(jìn)一步提出金屬-半導(dǎo)體結(jié)構(gòu)的應(yīng)用條件和對(duì)應(yīng)的等效模型。特別是,提出硅轉(zhuǎn)接板襯底內(nèi)地TSV和硅襯底有歐姆接觸或肖特基接觸時(shí)的高頻等效電路模型。
  3)基于金屬-半導(dǎo)體直接接觸的精細(xì)模型,本文提出利用重?fù)诫s環(huán)結(jié)構(gòu)形成地TSV和硅襯底直接歐姆接觸,實(shí)現(xiàn)了提高四端口傳輸線屏蔽效能的目的,改善效果最高可達(dá)10dB。進(jìn)而提出等效電導(dǎo)率區(qū)域建模方法,分析該結(jié)構(gòu)的適

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論