基于FPGA圖像增強(qiáng)系統(tǒng)的算法研究與硬件實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩71頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本文研究的重點(diǎn)是圖像增強(qiáng)算法的硬件實(shí)現(xiàn),利用FPGA自身所具有的大規(guī)模并行計(jì)算的特點(diǎn),對(duì)圖像增強(qiáng)系統(tǒng)進(jìn)行了硬件加速,以達(dá)到圖像增強(qiáng)實(shí)時(shí)處理。首先,設(shè)計(jì)了圖像增強(qiáng)系統(tǒng)的硬件平臺(tái),本著低成本、低功耗、實(shí)時(shí)處理等特性,通過(guò)對(duì)比分析,最終確定采用Altera公司的CycloneIV系列FPGA芯片EP4CE10E22C8N作為主控芯片,該芯片主要負(fù)責(zé)對(duì)外圍器件的控制管理和圖像增強(qiáng)算法的硬件實(shí)現(xiàn)。視頻接口部分,根據(jù)客戶實(shí)際需求,一共設(shè)計(jì)了兩種視頻

2、接口:模擬接口和HDMI接口,可以分別從模擬攝像機(jī)和HDMI視頻播放器采集視頻數(shù)據(jù),采集到的數(shù)據(jù),通過(guò)相應(yīng)的視頻解碼芯片處理后轉(zhuǎn)換成數(shù)字信號(hào),該數(shù)字信號(hào)由FPGA進(jìn)行增強(qiáng)處理后,再通過(guò)相應(yīng)的視頻接口傳輸給顯示裝置,顯示裝置顯示的就是由FPGA處理后的視頻信息。
  外圍器件的控制模塊和圖像增強(qiáng)算法采用Verilog HDL硬件編程語(yǔ)言編寫,外圍控制模塊主要是編解碼芯片的配置,本系統(tǒng)用FPGA通過(guò)I2C總線進(jìn)行配置,圖像增強(qiáng)算法通過(guò)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論