基于波束形成的通信抗干擾算法與FPGA實現(xiàn).pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、衛(wèi)星通信作為地面通信網(wǎng)的補充,在現(xiàn)代的生活、軍事以及科技發(fā)展等領域展現(xiàn)出越來越多的作用。在地面網(wǎng)絡出現(xiàn)異常無法正常工作時,衛(wèi)星通信保證國家通信網(wǎng)的暢通具有重要作用。針對中衛(wèi)星信號弱且易受到干擾,提出一種在陣列天線中基于波束形成的抗干擾的算法。衛(wèi)星位置可以由衛(wèi)星星歷獲得,期望信號位置已知。通過對陣列信號進行波束形成,將陣列天線主瓣指向信號源方向,并將合成后的波束作為期望信號進行抗干擾對消,可在實現(xiàn)抗干擾的同時提高信號的信噪比。本文以數(shù)字波

2、束形成技術實現(xiàn)衛(wèi)星通信抗干擾為研究課題,重點研究了一個基于和差網(wǎng)絡的波束形成算法并進行仿真,討論其抗干擾能力和信噪比改善的情況,并基于FPGA具體實現(xiàn)了該抗干擾算法。具體研究分為四個部分:
  一、提出一種對于來向已知信號的基于波束形成抗干擾算法。建立陣列天線與干擾模型,調(diào)整陣列天線方向圖,將天線主瓣指向期望信號。將指向后的信號通過和差網(wǎng)絡,以和通道信號作為參考信號,將信號進行對消實現(xiàn)干擾抑制。在算法中,和通道由于疊加了有用信號,

3、帶來了增益,提高了輸出信號信噪比,提高了通信質(zhì)量。
  二、建立陣列天線接收仿真模型,生成仿真陣列信號,對基于和差網(wǎng)絡的波束形成抗干擾算法分別進行仿真。仿真結果顯示在十六陣元均勻線陣列的情況下,基于和差網(wǎng)絡的波束形成抗干擾算法輸出信噪比對于輸入信號提高了12dB。同時,針對不同的權值求解算法進行了仿真比較。此外,針對陣列方向圖主瓣的指向誤差和信號與干擾的角度差進行了仿真,并討論了陣列方向圖對二者的影響。
  三、根據(jù)基于和差

4、網(wǎng)絡的波束形成抗干擾算法,設計在FPGA中實現(xiàn)的結構。設計信號預處理模塊,將信號轉(zhuǎn)為復信號并對通道進行校正和波束指向。針對FPGA中需要配置的參數(shù)如期望信號信息,定義串口通信協(xié)議,并編寫測試用的上位機軟件。抗干擾算法采用易于FPGA實現(xiàn)的延遲最小均方(DLMS)算法,設計了DLMS算法在FPGA中實現(xiàn)的結構以及算法各個部分的實現(xiàn)細節(jié)。
  四、完成了抗干擾系統(tǒng)的測試,分別驗證了通道校正與波束指向模塊的正確性,并對算法抗干擾性能進行

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論