版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、帶隙基準(zhǔn)電壓源是當(dāng)前集成電路中最重要的模塊之一。隨著便攜式電子設(shè)備的迅速發(fā)展,高PSR、高精度和低功耗成了帶隙基準(zhǔn)電壓源的研究熱點。其中改善PSR有利于減小數(shù)模混合集成電路的相互干擾,提高片上系統(tǒng)的集成度;提高精度則可以改善電路的關(guān)鍵性能,減少修調(diào)時問;此外,降低電路功耗則始終是便攜式電子設(shè)備關(guān)注的焦點。然而,這三個性能之間存在著明顯的折衷關(guān)系,這給帶隙基準(zhǔn)電壓源的設(shè)計帶來了很大的挑戰(zhàn)。
本文在保證帶隙基準(zhǔn)電壓源高PSR的基礎(chǔ)
2、上,重點研究提高精度和降低功耗的技術(shù)。首先從帶隙基準(zhǔn)電壓源的基本原理出發(fā),詳細(xì)推導(dǎo)了電源抑制表達(dá)式,接著分析了影響初始精度的各個因素,最后分析了降低電路功耗的方法。在此基礎(chǔ)上,設(shè)計了兩款帶隙基準(zhǔn)電壓源,分別為高PSR、高精度帶隙基準(zhǔn)電壓源和高PSR、低功耗帶隙基準(zhǔn)電壓源。其中高PSR、高精度帶隙基準(zhǔn)電壓源在傳統(tǒng)的一階溫度補償?shù)幕A(chǔ)上增加了自適應(yīng)工藝調(diào)節(jié)電路,減小了由工藝角變化引起的輸出電壓誤差,提高了精度,采用預(yù)調(diào)節(jié)電流源技術(shù),提高了P
3、SR;高PSR、低功耗帶隙基準(zhǔn)電壓源采用了一種新型的一階補償結(jié)構(gòu),在保證帶隙基準(zhǔn)電壓源正常工作的同時去除了冗余結(jié)構(gòu),實現(xiàn)了低功耗,采用了共源共柵結(jié)構(gòu),提高了PSR。
本文基于CSMC1μm BCD700V工藝對高PSR、高精度帶隙基準(zhǔn)電壓源進(jìn)行了后仿真,精度達(dá)士1.5%,100Hz處PSR為100dB,1kHz處為75dB?;贑SMC0.8μm BCD700V工藝對高PSR、低功耗帶隙基準(zhǔn)電壓源進(jìn)行了后仿真,靜態(tài)電流僅為1μ
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高電源抑制比帶隙基準(zhǔn)電壓源設(shè)計.pdf
- CMOS帶隙基準(zhǔn)電壓源的設(shè)計.pdf
- 寬輸入、高電源電壓抑制的帶隙基準(zhǔn)電壓源設(shè)計.pdf
- 高性能BiCMOS帶隙基準(zhǔn)電壓源設(shè)計.pdf
- CMOS帶隙基準(zhǔn)電壓源的設(shè)計研究.pdf
- 基于工藝偏差的帶隙基準(zhǔn)電壓源設(shè)計.pdf
- 帶數(shù)字自校正的CMOS帶隙基準(zhǔn)電壓源設(shè)計.pdf
- 高精度低溫漂帶隙基準(zhǔn)電壓源的設(shè)計.pdf
- CMOS Pipeline ADC-帶隙基準(zhǔn)電壓源的設(shè)計.pdf
- 低壓低功耗CMOS帶隙基準(zhǔn)電壓源設(shè)計.pdf
- 高精度高電源電壓抑制比CMOS帶隙基準(zhǔn)源設(shè)計.pdf
- 曲率補償帶隙基準(zhǔn)電壓源的設(shè)計與實現(xiàn).pdf
- 集成帶隙基準(zhǔn)源設(shè)計.pdf
- 一種高精度帶隙基準(zhǔn)電壓源的設(shè)計.pdf
- 高電源抑制帶隙基準(zhǔn)源的研究與設(shè)計.pdf
- 高性能分段曲率補償帶隙基準(zhǔn)電壓源的設(shè)計.pdf
- CMOS帶隙基準(zhǔn)電壓源的溫度特性分析及設(shè)計.pdf
- 高精度曲率校正帶隙基準(zhǔn)電壓源的設(shè)計.pdf
- 高性能CMOS帶隙電壓基準(zhǔn)源的研究與設(shè)計.pdf
- cmos課程設(shè)計報告--低壓cmos帶隙電壓基準(zhǔn)源設(shè)計
評論
0/150
提交評論