![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/59abc6ed-522c-455a-a93a-df3d88fb7ec6/59abc6ed-522c-455a-a93a-df3d88fb7ec6pic.jpg)
![無間歇計數(shù)器的設計與實現(xiàn).pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/59abc6ed-522c-455a-a93a-df3d88fb7ec6/59abc6ed-522c-455a-a93a-df3d88fb7ec61.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
1、目前,由于時間和頻率獨具的高精度、測量速度快及高度自動化等優(yōu)點,使得時間和頻率的測量在現(xiàn)代測試領域內(nèi)具有非常重要的作用。在自動化檢測技術(shù)等精密測量系統(tǒng)中,通常將一些信號參量測量轉(zhuǎn)化成頻率測量[1]。在調(diào)制域分析儀及高精度時間間隔分析儀等儀器中,ZDT(無間歇)測量技術(shù)就是其中核心技術(shù)之一,無間歇測頻在深入研究時間、頻率、相位、周期等參量動態(tài)時間特性應用中十分重要。為了適應高精度測量的快速發(fā)展,本文研究的ZDT計數(shù)器在測試領域具有非常重要
2、的作用。
本文以無間歇計數(shù)器的設計與實現(xiàn)為研究課題,圍繞 FPGA為核心,重點研究了頻率測量的方法及其誤差分析,相位重合檢測技術(shù)、無間歇測量技術(shù)等等。系統(tǒng)方案采用了輸入通道+FPGA+總線傳輸?shù)募軜?gòu),本文的主要工作如下所述。
本文在研究國內(nèi)外技術(shù)文獻基礎上分析了課題研究的意義和發(fā)展,并提出了課題研究的目的和內(nèi)容,緊接著仔細地分析了測頻方法及其誤差。在分析完誤差后,以課題指標要求為前提,提出了無間歇計數(shù)器的設計與實現(xiàn)的
3、總體設計方案,并著重分析了ZDT方案的設計,在此之后,根據(jù)設計方案,完成了輸入通道具體硬件電路的設計及系統(tǒng)測量邏輯的設計。系統(tǒng)采用了 PCI總線、電子開關和數(shù)模轉(zhuǎn)換器實現(xiàn)對輸入通道的信號的控制如:通道切換、閘門時間的選擇、內(nèi)外觸發(fā)的選擇、幅度放大、觸發(fā)電平的調(diào)節(jié)等。此外,利用了相位重合檢測技術(shù)實現(xiàn)信號的同步,而且以ZDT測量模塊為核心實現(xiàn)累加計數(shù)、頻率測量和時間間隔測量等功能。最后,介紹了調(diào)試的方法步驟,總結(jié)了調(diào)試過程遇到的問題及其解決
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 設計的cmos計數(shù)器與傳統(tǒng)的計數(shù)器的比較
- 畢業(yè)設計---計數(shù)器的設計與實現(xiàn)
- 高速數(shù)字比較器和計數(shù)器的設計與實現(xiàn).pdf
- 環(huán)形計數(shù)器和扭環(huán)形計數(shù)器設計
- 基于光散射的塵埃粒子計數(shù)器設計與實現(xiàn).pdf
- 多點激光塵埃粒子計數(shù)器系統(tǒng)的設計與實現(xiàn).pdf
- 基于雙口RAM計數(shù)器陣列的設計與實現(xiàn).pdf
- 計數(shù)器的編程設計
- 60進制計數(shù)器設計..
- 計數(shù)器的原理
- 光電計數(shù)器
- 基于SOPC的多通道脈沖計數(shù)器的設計與實現(xiàn).pdf
- 用計數(shù)器中斷實現(xiàn)100以內(nèi)的按鍵計數(shù)[1]
- OpenRISC處理器內(nèi)的性能計數(shù)器的設計和實現(xiàn).pdf
- verilog hdl加法計數(shù)器的設計
- eda??勺冇嫈?shù)器設計
- 用verilog hdl設計計數(shù)器
- 實驗六 同步計數(shù)器的設計
- 電子計數(shù)器的畢業(yè)設計
- 畢業(yè)設計---光電計數(shù)器的設計
評論
0/150
提交評論