基于FPGA的嵌入式視頻采集及網(wǎng)絡(luò)傳輸系統(tǒng)的應(yīng)用研究.pdf_第1頁
已閱讀1頁,還剩84頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著多媒體和網(wǎng)絡(luò)技術(shù)的發(fā)展,人們對視頻監(jiān)控系統(tǒng)的畫面質(zhì)量、分辨率和功能都有了較高的要求,以往的視頻監(jiān)控系統(tǒng)已經(jīng)不能滿足當前市場和實際應(yīng)用的需求。目前,在嵌入式技術(shù)和視頻圖像壓縮編碼技術(shù)的迅猛發(fā)展下,基于FPGA的嵌入式視頻采集及網(wǎng)絡(luò)傳輸系統(tǒng)已經(jīng)成為了當前研究的熱門技術(shù)之一,它具有低功耗、高集成度、實時性好和多功能等優(yōu)點,總的來說,這類系統(tǒng)彌補了當前視頻監(jiān)控系統(tǒng)的不足。
  論文認真總結(jié)了各個階段視頻監(jiān)控系統(tǒng)的優(yōu)缺點,分析了當前嵌入

2、式視頻采集和網(wǎng)絡(luò)傳輸?shù)奶攸c,通過對比各種嵌入式視頻采集及傳輸方案,最終設(shè)計出一種基于FPGA的嵌入式視頻采集和網(wǎng)絡(luò)傳輸系統(tǒng)。
  首先,針對嵌入式視頻采集與網(wǎng)絡(luò)傳輸系統(tǒng)的功能和FPGA的特性,論文提出了一種基于硬實時性系統(tǒng)和軟實時性系統(tǒng)的協(xié)同工作方案,即基于VerilogHDL實現(xiàn)的硬實時性系統(tǒng)和基于NIOSII實現(xiàn)的軟實時性系統(tǒng)?;赩erilogHDL實現(xiàn)的硬實時性系統(tǒng)主要完成視頻采集、壓縮編碼、色彩空間轉(zhuǎn)換和VGA顯示等工作

3、,基于NIOSII實現(xiàn)的軟實時性系統(tǒng)主要完成視頻數(shù)據(jù)的網(wǎng)絡(luò)傳輸。
  其次,明確系統(tǒng)所需資源,設(shè)計了系統(tǒng)的硬件結(jié)構(gòu)框圖;闡述了各個模塊的芯片選取原則,并給出了各個模塊的電路原理圖;對系統(tǒng)的抗干擾性問題進行了多方面的論述;隨后,采用PCB設(shè)計方法完成電路板的設(shè)計;最后,給出了簡要的調(diào)試步驟。
  再次,設(shè)計實際系統(tǒng)的系統(tǒng)軟件,分別對硬實時性系統(tǒng)和軟實時性系統(tǒng)中的各個模塊進行詳細的闡述;隨后,論文分析了小波變換的理論基礎(chǔ),重點論

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論