帶通sigmA-delta調(diào)制器的研究與設(shè)計.pdf_第1頁
已閱讀1頁,還剩87頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、微電子領(lǐng)域廣泛而深入的研究不斷推動射頻接收機向單片集成的方向發(fā)展。最終的目標(biāo)是使其變成尺寸小,成本低,功耗低的通信設(shè)備,然而單片實現(xiàn)的目標(biāo)導(dǎo)致了零中頻結(jié)構(gòu)和其它結(jié)構(gòu)的產(chǎn)生,但是許多問題又限制了它們的應(yīng)用,從而使人們轉(zhuǎn)向了能用較多數(shù)字電路實現(xiàn)的數(shù)字中頻結(jié)構(gòu)。這種結(jié)構(gòu)的關(guān)鍵模塊就是帶通sigma-delta調(diào)制器,本文從調(diào)制器的基本理論出發(fā),系統(tǒng)地研究了帶通調(diào)制器的設(shè)計方法。包括:結(jié)構(gòu)、諧振器和電路模塊。同時設(shè)計一種低電壓、低功耗帶通sig

2、ma-delta調(diào)制器。本文基于0.18μmCMOS工藝對一種四階帶通sigma-Delta調(diào)制器進行了分析與設(shè)計。
  作為帶通sigma-delta調(diào)制器的設(shè)計基礎(chǔ),詳細闡述了NyquistADC、過采樣ADC和sigma-delta調(diào)制器的工作原理及量化噪聲特性;在了解低通sigma-delta調(diào)制器的基礎(chǔ)上,進一步研究了帶通sigma-delta調(diào)制器設(shè)計方法;具體工作如下:
  首先,本文介紹了帶通sigma-de

3、lta調(diào)制器的原理和結(jié)構(gòu),確定了設(shè)計方案,即:一位四階單環(huán)雙路反饋結(jié)構(gòu),并在MATLAB/SIMULINK環(huán)境下對該方案進行了行為級驗證。仿真結(jié)果表明:峰值信噪比可以達到91.5dB時,能夠滿足設(shè)計要求。同時給出了基于此電路系統(tǒng)的關(guān)鍵模塊的性能指標(biāo),為設(shè)計后期電路提供了依據(jù)。
  其次,根據(jù)行為級建模提供的參數(shù),在virtuoso平臺上設(shè)計了四階帶通sigma-delta調(diào)制器,包括運算放大器、雙延遲型諧振器、一位量化器,一位延遲

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論