千兆-萬兆以太網(wǎng)串并轉(zhuǎn)換集成電路設(shè)計.pdf_第1頁
已閱讀1頁,還剩71頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、以太網(wǎng)經(jīng)歷了10Mb/s以太網(wǎng)、快速以太網(wǎng)、千兆以太網(wǎng)和萬兆以太網(wǎng)的發(fā)展歷程,從局域網(wǎng)邁入了城域網(wǎng)和廣域網(wǎng),在未來的網(wǎng)絡(luò)結(jié)構(gòu)中將扮演日益重要的角色。觸發(fā)器是數(shù)字電路的重要單元模塊,觸發(fā)器從邏輯功能和鎖存原理上有著不同的分類,在衡量觸發(fā)器的性能指標中,最大工作時鐘頻率、建立時間和保持時間、對時鐘和數(shù)據(jù)信號斜率的敏感性、功耗、面積等都是重要的參數(shù)。本文研究了千兆以太網(wǎng)和萬兆以太網(wǎng)PMA層串/并轉(zhuǎn)換電路的實現(xiàn)方式。在此基礎(chǔ)上設(shè)計了滿足IEEE

2、802.3z和IEEE802.3ae10GBase-R規(guī)范的1:10串/并轉(zhuǎn)換電路(已流片驗證)和1:16串/并轉(zhuǎn)換電路(高速端1:4電路已流片驗證)。1:10串/并轉(zhuǎn)換電路采用0.25μmCMOS工藝制造,電路采用CMOS全擺幅邏輯設(shè)計,實現(xiàn)了1.25Gb/s數(shù)據(jù)的1:10串/并轉(zhuǎn)換,輸出125Mb/s數(shù)據(jù)峰峰值是828mV,抖動為10psRMS,眼圖的占空比為41.5%。電源為3.3V時,功耗僅為161mW。 1:4串/并轉(zhuǎn)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論