基于FPGA的內存控制器的設計與應用.pdf_第1頁
已閱讀1頁,還剩83頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、目前,SDR SDRAM、DDR SDRAM、DDR2 SDRAM憑借其價格低廉、容量大、速度快等優(yōu)點,仍然占據著高速存儲設備的主要市場,廣泛的應用到消費類電子產品、通信類產品和大量嵌入式系統(tǒng)的設計開發(fā)中。因此能夠設計一款對SDR SDRAM、DDR SDRAM和DDR2 SDRAM都適合的內存控制器,為各類不同系統(tǒng)中的設計開發(fā)與應用提供了很大的便利,這樣一款內存控制器將會具有良好的應用前景。
   論文在詳細研究了JEDEC組

2、織制定的SDR SDRAM、DDR SDRAM和DDR2 SDRAM內存的技術規(guī)范文檔基礎上,通過分析這三種內存芯片的內部功能模塊、控制操作命令及工作流程,總結出一套適合這三種內存芯片的內存控制器架構,然后采用了自頂向下(TOP-DOWN)的設計方法,使用VHDL語言完成了各功能模塊的RTL級的邏輯描述,通過綜合仿真對設計進行了功能驗證。最后通過Xilinx的Spartan3 FPGA完成了SDR SDRAM、DDR SDRAM、DDR

3、2 SDRAM內存控制器的硬件驗證及其在CMOS圖像采集系統(tǒng)上的應用研究。
   論文研究重點包括以下幾個方面:
   (一)對適用于SDR SDRAM、DDR SDRAM和DDR2 SDRAM的結構、接口和時序進行了深入研究與分析,總結出內存控制器設計中的關鍵技術特性。
   (二)各內存控制器的結構劃分:由時鐘產生模塊、控制命令模塊、指令譯碼模塊和數據通道模塊組成,對各模塊的結構及實現方法進行了分析和設計。<

4、br>   (三)采用自頂向下(TOP-DOWN)的設計方法,使用VHDL語言完成了各功能模塊的RTL級設計。
   (四)使用Modelsim軟件進行功能仿真和Synplify Pro軟件進行邏輯綜合優(yōu)化。
   (五)構建了基于Xilinx的Spartan3 FPGA的各內存控制器的硬件仿真平臺,完成了對內存控制器的仿真驗證。
   (六)完成了內存控制器在CMOS圖像采集系統(tǒng)的應用研究。
   本

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論