![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/18/69af6870-a168-42de-891e-e4e5dc2fead7/69af6870-a168-42de-891e-e4e5dc2fead7pic.jpg)
![音頻IP驗證平臺的設(shè)計與開發(fā).pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/18/69af6870-a168-42de-891e-e4e5dc2fead7/69af6870-a168-42de-891e-e4e5dc2fead71.gif)
已閱讀1頁,還剩52頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著計算機技術(shù)、電子技術(shù)和通信技術(shù)的迅猛發(fā)展,音頻處理技術(shù)也在眾多領(lǐng)域得到廣泛應(yīng)用。由于各種音頻處理系統(tǒng)的應(yīng)用領(lǐng)域及所實現(xiàn)的功能不盡相同,所用到的音頻處理方法存在著很大差別,所以建立一種通用的音頻處理平臺,并在此平臺上根據(jù)不同的需求做初步研發(fā),對縮短媒體產(chǎn)品開發(fā)周期具有重要意義。
論文開發(fā)的通用音頻處理平臺包括核心處理器芯片和FPGA芯片。TI公司的TMS320DM642芯片是一款專門面向多媒體應(yīng)用而設(shè)計開發(fā)的32位定點DSP
2、芯片,是到目前為止業(yè)界公認的性能良好的音視頻處理器,它良好的處理性能和豐富的片上外設(shè),可以很好的滿足音頻信號處理的要求。論文采用TMS320DM642作為平臺的核心處理芯片。FPGA芯片采用Xilinx Spartan3 XC3S1000,主要用于處理器接口的擴展和一些輔助處理功能的擴展。平臺包括8路音頻輸出,最多可以完成8路音頻的同時驗證;平臺包括一個512M NAND FLASH,可以存儲2小時的2路音頻測試文件,或40分鐘的6路音
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- IP仿真驗證平臺的設(shè)計.pdf
- 媒體驗證平臺的設(shè)計與開發(fā).pdf
- 基于FPGA的SoC-IP驗證平臺的設(shè)計與實現(xiàn).pdf
- 基于驗證平臺的IP核驗證技術(shù)研究.pdf
- IP語音管理平臺的研究與開發(fā).pdf
- 基于UVM的SPI接口IP核的驗證平臺設(shè)計.pdf
- 基于ASIC的SATA IP設(shè)計與驗證.pdf
- 高性能DSP IP設(shè)計與驗證.pdf
- 基于覆蓋率驗證方法的IP核測試平臺設(shè)計.pdf
- 基于PADK的音頻編碼器開發(fā)平臺設(shè)計.pdf
- 基于SystemVerilog的圖像縮放IP驗證平臺的研究與實現(xiàn).pdf
- 基于UVM驗證方法學的USIM驗證IP的設(shè)計與應(yīng)用.pdf
- SoC環(huán)境下IP核的設(shè)計與驗證.pdf
- 江蘇移動IP承載網(wǎng)的設(shè)計與驗證.pdf
- IIC總線接口IP核的設(shè)計與驗證.pdf
- 基于IP的USB Audio的設(shè)計與驗證.pdf
- 高性能視頻開發(fā)驗證平臺系統(tǒng)的設(shè)計.pdf
- 基于AMBA總線的音頻IP核設(shè)計.pdf
- FPGA網(wǎng)絡(luò)開發(fā)平臺的軟硬件協(xié)同設(shè)計與驗證.pdf
- 基于軟硬件協(xié)同仿真的IP核驗證平臺的設(shè)計.pdf
評論
0/150
提交評論