高速數(shù)據(jù)采集及存儲電路的設計.pdf_第1頁
已閱讀1頁,還剩59頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、數(shù)據(jù)采集與存儲是信號與信息處理系統(tǒng)的重要組成部分,在現(xiàn)代工業(yè)生產(chǎn)及科學研究中的重要地位日益突出,隨著信息科學的飛速發(fā)展,人們面臨的信號處理任務越來越繁重,對數(shù)據(jù)采集的速度和精度要求越來越高,對相應的存儲速度和效率要求也越來越高。隨著高速ADC和FPGA技術的發(fā)展,以及高速、大容量DDR2-SDRAM的廣泛使用,高速數(shù)據(jù)采集及存儲的設計與實現(xiàn)變得可行。
  在此背景下,本文提出了一種基于高速ADC和FPGA器件為核心,以DDR2-S

2、DRAM做為大容量緩存,將大容量ATA硬盤直接嵌入到數(shù)據(jù)采集卡上的高速數(shù)據(jù)采集及存儲方案,結(jié)合USB總線技術,使整個電路實現(xiàn)既可聯(lián)機運行也可脫機運行。該電路采樣率可達1GSPS,采樣精度8bits,具有連續(xù)采集和分段采集的工作方式,存儲深度為1GB。
  FPGA作為整個電路的控制核心,負責整個電路的控制以及采樣數(shù)據(jù)的接收與降速,并將降速后的數(shù)據(jù)緩存到DDR2-SDRAM中,信號采樣結(jié)束后,將數(shù)據(jù)存儲到硬盤中,或者可以通過USB接

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論