![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/f154f40c-d1d3-4eb9-82e2-41638077c539/f154f40c-d1d3-4eb9-82e2-41638077c539pic.jpg)
![關(guān)于智能電表的時(shí)鐘數(shù)據(jù)恢復(fù)集成電路實(shí)現(xiàn)方法的研究.pdf_第1頁(yè)](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/f154f40c-d1d3-4eb9-82e2-41638077c539/f154f40c-d1d3-4eb9-82e2-41638077c5391.gif)
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本論文主要進(jìn)行的是低相位噪聲,應(yīng)用于智能電表的時(shí)鐘數(shù)據(jù)恢復(fù)電路(CDR)的研究。文中使用了高性能電荷泵,相比其它CDR電路具有穩(wěn)定性高,噪聲小等優(yōu)點(diǎn)。
目前市場(chǎng)上的智能電表大都使用無(wú)線模塊進(jìn)行收發(fā)信號(hào),而不是使用智能電網(wǎng)進(jìn)行通信,這會(huì)使智能電表的成本增加,同時(shí)抗干擾性也不好,本論文研究的智能電表是將智能電網(wǎng)中的控制信號(hào)解調(diào)出來(lái),便于進(jìn)行后端信號(hào)處理工作。通過(guò)利用的現(xiàn)有的資源,極大的降低了成本。既然智能電表是智能電網(wǎng)的終端,那么
2、通信的頻率就由智能電網(wǎng)決定,因此智能電網(wǎng)需要有通信的能力。電力線通信技術(shù)(PLC)也己逐步進(jìn)入我們的生活中了,電力線通信是利用5M~30M頻帶范圍傳輸信號(hào)。在數(shù)據(jù)的傳送時(shí),利用高斯濾波最小頻移鍵控(GMSK)或正交頻分多路復(fù)用(OFDM)調(diào)制技術(shù)將數(shù)據(jù)進(jìn)行調(diào)制,然后在電力線上進(jìn)行傳輸,在接收數(shù)據(jù)時(shí),首先通過(guò)濾波器將把調(diào)制信號(hào)濾除,然后再經(jīng)解調(diào),就可得到原來(lái)的通信信號(hào)。智能電表就是在傳統(tǒng)的電表的基礎(chǔ)上將電力線上的信號(hào)解調(diào),讀出信號(hào)內(nèi)容接收
3、指令的終端,同時(shí)也可以發(fā)送信號(hào),由于電力線通信在一根線上只傳輸數(shù)據(jù),智能電表在處理信號(hào)時(shí)必須將其時(shí)鐘信號(hào)與數(shù)據(jù)解調(diào)出來(lái)以便設(shè)備能同步處理數(shù)據(jù)。
本文就是針對(duì)以上電網(wǎng)的頻段設(shè)計(jì)相應(yīng)的時(shí)鐘數(shù)據(jù)恢復(fù)電路,首相進(jìn)行理論分析計(jì)算出各個(gè)模塊的參數(shù),然后進(jìn)行優(yōu)化設(shè)計(jì),為實(shí)現(xiàn)此系統(tǒng),本文設(shè)計(jì)了鑒頻鑒相器(PFD)模塊,電荷泵(CP)模塊,環(huán)路濾波器(LPF)模塊,壓控振蕩器(VCO)模塊。
整體設(shè)計(jì)采用350nm工藝,使用麻省理工大
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 光纖傳輸系統(tǒng)用超高速時(shí)鐘恢復(fù)集成電路研究.pdf
- 基于深亞微米CMOS工藝的超高速時(shí)鐘數(shù)據(jù)恢復(fù)集成電路設(shè)計(jì).pdf
- 數(shù)字時(shí)鐘集成電路引腳功能
- 集成電路測(cè)試方法研究
- 高性能時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 集成電路測(cè)試數(shù)據(jù)編碼壓縮方法研究.pdf
- 集成電路引腳的判別方法
- 智能功率集成電路中部分模塊的研究.pdf
- 突發(fā)模式時(shí)鐘數(shù)據(jù)恢復(fù)的研究與實(shí)現(xiàn).pdf
- 電能計(jì)量的低功耗集成電路實(shí)現(xiàn)及采樣方法研究.pdf
- 基于SystemC的集成電路設(shè)計(jì)方法研究.pdf
- 知識(shí)驅(qū)動(dòng)下集成電路光刻工藝智能設(shè)計(jì)方法研究.pdf
- 集成電路低功耗測(cè)試方法研究.pdf
- 面向集成電路封裝過(guò)程的監(jiān)測(cè)方法研究與系統(tǒng)實(shí)現(xiàn).pdf
- 基于PSA的集成電路形式驗(yàn)證方法研究.pdf
- 基于數(shù)據(jù)路徑延遲多樣性的集成電路IP保護(hù)方法研究.pdf
- 論集成電路的檢測(cè)及維護(hù)方法
- 高速SerDes中時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)研究.pdf
- 集成電路電磁干擾測(cè)量方法的研究.pdf
- 異步集成電路設(shè)計(jì)方法研究.pdf
評(píng)論
0/150
提交評(píng)論