版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著電子信息技術(shù)的發(fā)展,ADC已經(jīng)成為了連接在模擬量和數(shù)字量之間的重要橋梁,廣泛應(yīng)用于各個領(lǐng)域,直接決定著諸如雷達、測控、航空航天、醫(yī)療、圖像等現(xiàn)代化電子設(shè)備的性能指標。
基于ADC的模擬信號處理過程在采樣時依據(jù)的是奈奎斯特采樣定理,即采樣頻率要大于信號最高頻率的兩倍以上以保證信號的完整性。然而在許多工程應(yīng)用中,由于奈奎斯特采樣定理的限制,對于超寬帶高速模擬信號,比如說射頻信號,所需的超高采樣頻率帶來了兩方面的問題:首先增加了
2、構(gòu)成成本造成了極大的硬件資源浪費甚至已經(jīng)超過了現(xiàn)有模數(shù)轉(zhuǎn)換器的極限,其次高速采樣所產(chǎn)生的大量數(shù)據(jù)進一步增加了存儲和傳輸?shù)膲毫Α嚎s傳感理論的提出為這一問題提供了一種新的解決方法,由于其采樣頻率遠遠低于奈奎斯特采樣頻率,在信號處理領(lǐng)域備受關(guān)注,有著廣泛的開發(fā)與應(yīng)用前景。
隨著半導體技術(shù)的不斷發(fā)展,高復雜度、高速、低功耗的集成電路設(shè)計已經(jīng)成為發(fā)展趨勢,再加之特征尺寸的縮小,這些都對版圖設(shè)計提出了更高的要求。雖然器件尺寸的縮小提高了
3、晶體管的原始速度,但集成電路不同模塊之間的相互干擾以及版圖中的非理想性,正日以限制了這種系統(tǒng)的工作速度和精度,因此電路的版圖設(shè)計對最終整體電路性能的好壞有非常大的影響。
在版圖的設(shè)計當中,由于工藝制程上的非理想性,會不可避免地帶來一些寄生參數(shù),產(chǎn)生一些寄生效應(yīng)和噪聲。因此在版圖的設(shè)計當中需要遵循一些設(shè)計規(guī)則,采用適當?shù)陌鎴D技術(shù)來減小以上提到的非理想因素,以獲得能夠滿足性能要求的優(yōu)化版圖。
本文通過對壓縮傳感理論的基本
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 自動聚焦控制集成電路的關(guān)鍵技術(shù)研究.pdf
- 模擬集成電路版圖合成關(guān)鍵技術(shù)研究.pdf
- 基于復用的數(shù)字集成電路設(shè)計關(guān)鍵技術(shù)研究.pdf
- 三維集成電路測試關(guān)鍵技術(shù)研究.pdf
- 集成電路芯片表面缺陷視覺檢測關(guān)鍵技術(shù)研究.pdf
- 毫米波CMOS集成電路若干關(guān)鍵技術(shù)研究.pdf
- 基于CMOS工藝的微波毫米波集成電路關(guān)鍵技術(shù)研究.pdf
- 2.5gbs光纖接收集成電路關(guān)鍵技術(shù)研究
- CMOS射頻接收集成電路關(guān)鍵技術(shù)研究與設(shè)計實現(xiàn).pdf
- 數(shù)字集成電路中芯核水印關(guān)鍵技術(shù)研究.pdf
- 高性能電源管理類集成電路的關(guān)鍵技術(shù)研究.pdf
- 集成電路可靠性評價與設(shè)計中的關(guān)鍵技術(shù)研究.pdf
- 用于電力線通信的CMOS模擬前端集成電路關(guān)鍵技術(shù)研究.pdf
- 基于CMOS工藝的射頻毫米波鎖相環(huán)集成電路關(guān)鍵技術(shù)研究.pdf
- 集成電路的ESD防護技術(shù)研究.pdf
- 基于ATE的集成電路IP硬核測試技術(shù)研究.pdf
- 基于WebService的應(yīng)用集成關(guān)鍵技術(shù)研究.pdf
- 超高速、射頻與微波單片集成電路設(shè)計關(guān)鍵技術(shù)研究.pdf
- 集成電路的容軟錯誤技術(shù)研究.pdf
- 射頻集成電路的ESD防護技術(shù)研究.pdf
評論
0/150
提交評論