基于軟件無線電的雷達(dá)前端預(yù)處理技術(shù)研究.pdf_第1頁
已閱讀1頁,還剩80頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、雷達(dá)前端預(yù)處理器是雷達(dá)接收機(jī)的重要組成部分,主要完成中頻信號(hào)接收和基帶信號(hào)的脈沖壓縮功能。通用雷達(dá)接收機(jī)應(yīng)能適應(yīng)不同信號(hào)形式、工作頻率及工作帶寬,這就要求雷達(dá)前端預(yù)處理器具有通用性及可編程性。 軟件無線電技術(shù)的核心思想是硬件軟件化。FPGA具有高速并行實(shí)時(shí)處理的能力和可編程的特性,是構(gòu)建用于實(shí)現(xiàn)雷達(dá)前端數(shù)字化預(yù)處理的軟件無線電平臺(tái)的理想載體。 論文應(yīng)用軟件無線電技術(shù)進(jìn)行雷達(dá)前端預(yù)處理器的設(shè)計(jì),提出了一種在單片F(xiàn)PGA上實(shí)

2、現(xiàn)雷達(dá)信號(hào)的數(shù)字接收和數(shù)字脈沖壓縮的完整方案。論文對(duì)系統(tǒng)各部分進(jìn)行理論分析、建模與仿真,介紹FPGA的原理、開發(fā)工具及基于FPGA的數(shù)字系統(tǒng)開發(fā)方法,給出了基于FPGA的中頻數(shù)字化接收、多相濾波和脈沖壓縮的實(shí)現(xiàn)方法。其中的多相濾波部分提出了一種新穎實(shí)用的多相濾波結(jié)構(gòu),該結(jié)構(gòu)通過資源復(fù)用技術(shù),能在不影響實(shí)時(shí)性的前提下,實(shí)現(xiàn)對(duì)抽取率和速率的任意編程設(shè)置。 論文在EP2S60評(píng)估板上實(shí)現(xiàn)了所提方案,并采用DSP Builder、Sig

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論