基于線陣CCD的影像掃描系統(tǒng)的研究.pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著工業(yè)自動(dòng)化程度的提高,在流水線操作的各道工序上,具有智能化的處理系統(tǒng)逐步替代人工作業(yè)。傳統(tǒng)的檢測(cè)水平難以滿足日益提高的產(chǎn)品實(shí)時(shí)無暇檢測(cè)要求。同時(shí),具有高分辨率的傳感器件、具有可重構(gòu)功能的可編程邏輯器件快速發(fā)展,為高精度的實(shí)時(shí)處理提供了硬件系統(tǒng)。
   本文以線陣CCD傳感器和FPGA為主要器件,搭建了針對(duì)影像掃描的硬件處理系統(tǒng)。系統(tǒng)包括線陣CCD傳感器及其控制模塊、模數(shù)轉(zhuǎn)換模塊、驅(qū)動(dòng)和控制模塊、運(yùn)算處理模塊以及通信模塊。在驅(qū)

2、動(dòng)和控制模塊中,采用Verilog HDL實(shí)現(xiàn)處理模塊與傳感器之間的采樣控制、與SDRAM存儲(chǔ)器以及與VGA顯示器之間的時(shí)序要求。其中,采用異步FIFO結(jié)構(gòu)解決了不同時(shí)鐘域之間的數(shù)據(jù)交換,有效地避免亞穩(wěn)態(tài)的出現(xiàn)。除此之外,還使用了Xilinx FPGA自帶的32位嵌入式微處理器Microblaze,完成與flash存儲(chǔ)器之間的SPI接口以及和上位機(jī)之間的10M/100M自適應(yīng)以太網(wǎng)通信。在搭建好的系統(tǒng)上,利用并行流水的方法實(shí)現(xiàn)圖像的平滑

3、濾波、邊緣檢測(cè)和邊緣區(qū)域的流通,從而達(dá)到影像掃描檢測(cè)的目的。
   整個(gè)設(shè)計(jì)過程中,采用Cadence公司的Capture實(shí)現(xiàn)原理圖的繪制、采用Allegro實(shí)現(xiàn)PCB的繪制,同時(shí),還做了信號(hào)完整性和電源完整性的考慮。在使用FPGA實(shí)現(xiàn)的過程中,使用Xilinx的ISE軟件完成邏輯的綜合、物理約束和時(shí)序約束以及邏輯優(yōu)化,并采用Mentor公司的Modelsim SE進(jìn)行前仿和后仿,最終生成可下載文件和配置文件。在配置FPGA時(shí),

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論