![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/18/952b060b-0379-42b5-8a88-b242bbe9f5bb/952b060b-0379-42b5-8a88-b242bbe9f5bbpic.jpg)
![基于FPGA的實(shí)時(shí)影像監(jiān)控系統(tǒng)的研究與實(shí)現(xiàn).pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/18/952b060b-0379-42b5-8a88-b242bbe9f5bb/952b060b-0379-42b5-8a88-b242bbe9f5bb1.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、影像信息是人類獲取的最重要的信息之一,對(duì)實(shí)時(shí)影像的監(jiān)控在動(dòng)態(tài)檢測(cè)、圖像識(shí)別的基礎(chǔ)應(yīng)用領(lǐng)域十分廣泛。近年來,隨著數(shù)字技術(shù)的發(fā)展以及可編程芯片的普及,實(shí)時(shí)影像監(jiān)控系統(tǒng)的設(shè)計(jì)方式也出現(xiàn)了新的發(fā)展,同時(shí)根據(jù)在安防產(chǎn)品、醫(yī)療儀器、軍工產(chǎn)品、工業(yè)自動(dòng)化控制等各領(lǐng)域的不同應(yīng)用,對(duì)系統(tǒng)的集成度、體積功耗、成本、小型化和運(yùn)行速度方面的要求越來越高。本設(shè)計(jì)的主要工作是采用FPGA控制實(shí)現(xiàn)了實(shí)時(shí)的圖像采集顯示。本文首先對(duì)實(shí)時(shí)影像采集顯示系統(tǒng)的研究現(xiàn)狀及其意義
2、進(jìn)行了介紹,然后詳細(xì)介紹了該系統(tǒng)的總體結(jié)構(gòu)設(shè)計(jì),主要集中在對(duì)整個(gè)系統(tǒng)進(jìn)行硬件平臺(tái)架構(gòu)、對(duì)軟件系統(tǒng)各功能模塊進(jìn)行邏輯設(shè)計(jì)并且進(jìn)行編程。在設(shè)計(jì)此系統(tǒng)時(shí),我們以Altera公司FPGA芯片EP2C35F672C8N作為硬件平臺(tái)的核心器件,結(jié)合美國鎂光公司的CMOS傳感器芯片MT9M111,進(jìn)行數(shù)據(jù)的采集、預(yù)處理及傳輸,以統(tǒng)寶公司的3.6寸液晶屏TD036THEA3,進(jìn)行圖像的顯示。在硬件設(shè)計(jì)中,主要包括各主要芯片的選定、PCB版圖的設(shè)計(jì)、電源
3、模塊的設(shè)計(jì)、時(shí)鐘和復(fù)位電路的設(shè)計(jì)和FPGA配置的設(shè)計(jì);在軟件設(shè)計(jì)上,使用硬件描述語言Verilog HDL在QuartusⅡ軟件中實(shí)現(xiàn)對(duì)CMOS傳感器控制單元、實(shí)時(shí)影像采集單元、SDRAM控制器和液晶顯示等功能單元的編寫,完成整個(gè)FPGA部分編程、布局布線及下載配置。最后對(duì)整個(gè)系統(tǒng)的硬件部分、FPGA模塊部分及其集成部分進(jìn)行了測(cè)試。本文中實(shí)現(xiàn)的系統(tǒng)其主要優(yōu)點(diǎn)是:硬件平臺(tái)核心器件的運(yùn)行速度及對(duì)圖像數(shù)據(jù)格式轉(zhuǎn)化算法的簡(jiǎn)化等都保證了系統(tǒng)具有實(shí)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的實(shí)時(shí)監(jiān)控系統(tǒng)和邊緣檢測(cè)的研究與實(shí)現(xiàn).pdf
- 基于FPGA的全景監(jiān)控系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于FPGA與DSP的視頻監(jiān)控系統(tǒng)實(shí)現(xiàn).pdf
- 基于實(shí)時(shí)流的網(wǎng)絡(luò)監(jiān)控系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于AIS的船舶實(shí)時(shí)監(jiān)控系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于FPGA的實(shí)時(shí)視頻去霧系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于FPGA的影像監(jiān)測(cè)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于Web的實(shí)時(shí)監(jiān)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于網(wǎng)絡(luò)的視頻監(jiān)控系統(tǒng)實(shí)時(shí)傳輸研究與實(shí)現(xiàn).pdf
- 基于FPGA的實(shí)時(shí)視頻圖像采集與顯示系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于GPRS的實(shí)時(shí)監(jiān)控系統(tǒng)方案與實(shí)現(xiàn).pdf
- 基于FPGA的智能實(shí)時(shí)跟蹤系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的實(shí)時(shí)回波的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的圖像實(shí)時(shí)加密系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的實(shí)時(shí)視線定位系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA實(shí)時(shí)語音識(shí)別系統(tǒng)的實(shí)現(xiàn).pdf
- 基于FPGA的硬件實(shí)時(shí)操作系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 實(shí)時(shí)圖像旋轉(zhuǎn)系統(tǒng)的研究與FPGA實(shí)現(xiàn).pdf
- 基于h.264與fpga的網(wǎng)絡(luò)監(jiān)控系統(tǒng)的研究與實(shí)現(xiàn)
- 基于ARM和FPGA的智能監(jiān)控系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論