用VerilogHDL實現(xiàn)基本JPEG編碼器主體電路.pdf_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、隨著微電子技術的快速發(fā)展,數(shù)字圖像編解碼芯片設計技術在眾多領域有著廣泛應用,其中靜態(tài)圖像編解碼芯片成為研究的熱點之一;靜態(tài)圖像壓縮標準(JPEG)內(nèi)部采用了被認為最有效壓縮技術的離散余弦變換(DCT),同時該標準也被認為最好的壓縮圖片方法。本文主要利用VerilogHDL來設計實現(xiàn)、仿真JPEG編碼器芯片主體邏輯電路模塊,包括2D-DCT、量化、熵編碼和數(shù)據(jù)打包封裝模塊。 論文主要工作為對集成電路設計常用技巧做了概述,說明了JP

2、EG編碼標準和圖像處理基礎,文中選用了目前需要乘法單元數(shù)目最少的DCT算法,采用自頂向下(Top-Down)的設計方法規(guī)劃了流水線結構,其中為DCT算法量身設計了專用乘法器,采用并行輸入方式實現(xiàn)流水和RAM轉置結構;為了達到更好的壓縮效果設計了Z字形掃描模塊(Zig-Zag),使得DCT變換后的交流系數(shù)重新排序;最后使用查找表方式完成Huffman熵編碼運算,在輸出端還實現(xiàn)了簡潔清晰的數(shù)據(jù)打包封裝(Packer)模塊,同時對整個內(nèi)部單元

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論