版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、數(shù)據(jù)時鐘恢復(fù)(DCR)電路是數(shù)字通信領(lǐng)域中不可缺少的關(guān)鍵電路,它從接收信號中提取出時鐘信息,同時調(diào)整好相位,以確保數(shù)據(jù)轉(zhuǎn)換電路的正確采樣,因此它的性能直接影響了接收機的誤碼率。隨著通信數(shù)率的不斷提高,系統(tǒng)對網(wǎng)卡芯片速度提出了更高的要求,而數(shù)據(jù)時鐘恢復(fù)電路正是速度提高的主要瓶頸。 本文從數(shù)據(jù)時鐘恢復(fù)電路的基本原理出發(fā),討論了常見基帶通信編碼,以及編碼的相關(guān)問題,分析了鎖相環(huán)環(huán)路性能及參數(shù)。整個系統(tǒng)采用改進的鑒頻鑒相器和Hogge鑒
2、相器,有效消除死區(qū)現(xiàn)象,減小了數(shù)據(jù)內(nèi)容對壓控振蕩器振蕩(VCO)頻率的影響;采用改進的電荷泵電路,降低脈沖延遲導(dǎo)致的不匹配,解決了電荷共享的問題;采用由四級差分放大器構(gòu)成的環(huán)形壓控振蕩器結(jié)構(gòu),以實現(xiàn)高增益;設(shè)計高精度帶隙基準(zhǔn)源和寬幅度電流鏡,為核心電路提供穩(wěn)定的電壓和電流,同時控制整個電路的工作狀態(tài),降低了電路的功耗。 本文電路均采用SMIC 0.35μm標(biāo)準(zhǔn)CMOS工藝實現(xiàn),仿真工具為Cadence Spectre。數(shù)據(jù)時鐘恢
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- CMOS 10-100M以太網(wǎng)收發(fā)器設(shè)計與驗證.pdf
- 10-100M以太網(wǎng)收發(fā)器模擬均衡器設(shè)計.pdf
- 用于1.25gbs千兆以太網(wǎng)的時鐘數(shù)據(jù)恢復(fù)電路的設(shè)計
- 快速以太網(wǎng)100M光纖收發(fā)器的研制.pdf
- 10-100M以太網(wǎng)MAC的FPGA設(shè)計.pdf
- 10Gb-s光通信與萬兆以太網(wǎng)時鐘恢復(fù)電路芯片設(shè)計研究.pdf
- 快速以太網(wǎng)光纖收發(fā)器IST-100M-S-M的研制.pdf
- 10-40 Gb-s光通信與萬兆以太網(wǎng)時鐘恢復(fù)電路芯片研究.pdf
- 以太網(wǎng)絡(luò)控制器物理層時鐘恢復(fù)電路的設(shè)計.pdf
- 10-40Gb-s光通信和萬兆以太網(wǎng)時鐘產(chǎn)生及恢復(fù)電路的設(shè)計.pdf
- 10Gb-s CMOS時鐘恢復(fù)電路.pdf
- 2.5gbps時鐘數(shù)據(jù)恢復(fù)電路的設(shè)計
- 用于100MHz PHY的CMOS集成時鐘恢復(fù)電路設(shè)計.pdf
- 基于PLL的時鐘數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
- 多通道高速時鐘數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
- 高性能時鐘數(shù)據(jù)恢復(fù)電路的設(shè)計與實現(xiàn).pdf
- 10Gb-s CMOS時鐘和數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
- 應(yīng)用于光纖通訊系統(tǒng)CMOS時鐘和數(shù)據(jù)恢復(fù)電路的設(shè)計.pdf
- SerDes中時鐘數(shù)據(jù)恢復(fù)電路的設(shè)計與驗證.pdf
- 光接收芯片內(nèi)時鐘數(shù)據(jù)恢復(fù)電路的設(shè)計.pdf
評論
0/150
提交評論