![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/0ff8eb08-3fb2-4bd0-a256-b91b8875f935/0ff8eb08-3fb2-4bd0-a256-b91b8875f935pic.jpg)
![低功耗高性能信號處理器的結構設計與實現(xiàn).pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/0ff8eb08-3fb2-4bd0-a256-b91b8875f935/0ff8eb08-3fb2-4bd0-a256-b91b8875f9351.gif)
已閱讀1頁,還剩81頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、信號處理器作為硬件加速信號處理算法的重要實現(xiàn),得到越來越廣泛的應用。性能的保證需要從指令集定義,結構劃分開始,貫穿于整個處理器的前端設計過程,如何在這一個過程中逐步優(yōu)化結構設計以加速軟件算法將是本文討論的一個重點。隨著便攜式設備的廣泛應用,在保證處理器性能的同時,實現(xiàn)低功耗設計成為現(xiàn)代信號處理器設計中的一個重要問題。降低功耗主要有兩個方面,一個從物理上,一個則是從結構上。而層次越高得到的功耗節(jié)約效果越明顯,因此從結構上考慮低功耗設計將是
2、本文的一個重點。由于處理器設計復雜性隨功能的復雜化而增加,在設計過程中合理的進行系統(tǒng)建模,構架仿真環(huán)境不但能夠加深設計人員對系統(tǒng)的了解,較早得到系統(tǒng)的相關性能數(shù)據(jù),而且能夠加速后續(xù)邏輯設計開發(fā),降低錯誤發(fā)生概率。同時隨著深亞微米技術的發(fā)展,前端設計與物理設計之間存在互相制約的性質,如何在結構設計過程中就考慮到物理設計問題,也是設計實現(xiàn)過程中的重要方面。本文從軟硬協(xié)同設計以及邏輯物理協(xié)同設計方面提出一些設計的基本原則以及方法。本文的內容被
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- SOC中高性能低功耗總線通信結構設計.pdf
- 高性能、低功耗VLIW結構數(shù)字信號處理器(DSP)的研究:模型、算法與工程實踐.pdf
- 高性能通用32位數(shù)字信號處理器DSP3000結構設計與實現(xiàn).pdf
- 高性能多核處理器的低功耗片上網(wǎng)絡研究.pdf
- 一種低功耗的高性能多媒體協(xié)處理器設計.pdf
- 基帶處理器芯片的低功耗設計實現(xiàn).pdf
- 高性能數(shù)字信號處理器的設計與實現(xiàn).pdf
- 高性能嵌入式處理器低功耗技術研究.pdf
- 多媒體應用的高性能數(shù)字信號處理器功能部件結構設計研究.pdf
- 高性能通用處理器核的低功耗技術研究.pdf
- 面向多核的低功耗數(shù)字信號處理器研究與設計.pdf
- 基于微處理器應用的低功耗高性能高速緩沖存儲器(Cache)設計.pdf
- 基于RISC處理器的低功耗設計與研究.pdf
- 高性能低功耗TCAM研究與實現(xiàn).pdf
- 高速低功耗電壓比較器結構設計.pdf
- 高性能低功耗的運動估計陣列設計與實現(xiàn).pdf
- 16位低功耗微處理器的設計.pdf
- 新型低功耗UHF RFID標簽基帶處理器的設計與實現(xiàn).pdf
- 通用高性能微處理器的低功耗片上存儲系統(tǒng)研究.pdf
- vliw密碼微處理器低功耗設計
評論
0/150
提交評論