基于FPGA的電磁環(huán)境頻譜分析處理器設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩68頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)是一種高集成度的用戶(hù)可編程邏輯器件,具有小型化、低功耗、可編程、數(shù)字化和快速方便實(shí)用的特點(diǎn)。隨著它的不斷應(yīng)用,使電子設(shè)計(jì)的規(guī)模和集成度不斷提高,同時(shí)也帶來(lái)了電子系統(tǒng)設(shè)計(jì)方法和設(shè)計(jì)思想的不斷推陳出新。
  本文設(shè)計(jì)了基于FPGA的電磁環(huán)境頻譜分析處理器,實(shí)現(xiàn)了數(shù)據(jù)緩沖、加窗處理和FFT運(yùn)算功能。采用自頂向下的模塊化設(shè)計(jì)思想,將整個(gè)處理器劃分為若干基本功能單元,在實(shí)現(xiàn)這些功能模塊的情況下,集成頻譜分析處理器

2、。
  首先,本文介紹了數(shù)字接收機(jī)ICS554的結(jié)構(gòu)和特點(diǎn),并使用其中的FPGA完成設(shè)計(jì)工作。FFT運(yùn)算作為譜分析的基礎(chǔ),本文也對(duì)其基-2算法進(jìn)行了深入研究,包括時(shí)域和頻域抽選法。
  其次,詳細(xì)介紹了頻譜分析處理器的整體設(shè)計(jì)方案,從實(shí)時(shí)性、資源消耗、運(yùn)算精度和可靠性方面考慮,采用了基-2時(shí)域抽選算法、順序處理、塊浮點(diǎn)結(jié)構(gòu)、加漢寧窗的設(shè)計(jì)方案。
  然后,介紹頻譜分析處理器的FPGA實(shí)現(xiàn)和仿真,分別完成了FFT運(yùn)算器、

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論