![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/facaf50e-bf59-496e-b38d-b424a7f92fab/facaf50e-bf59-496e-b38d-b424a7f92fabpic.jpg)
![SOI薄膜(FD)器件模擬技術—深亞微米全耗盡SOIMOSFET閾值電壓模型及新器件結(jié)構(gòu)的研究.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/facaf50e-bf59-496e-b38d-b424a7f92fab/facaf50e-bf59-496e-b38d-b424a7f92fab1.gif)
已閱讀1頁,還剩57頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
1、SOICMOS電路因具有低結(jié)電容、二級效應小以及消除了閂鎖效應、適于低壓低功耗工作等優(yōu)點,現(xiàn)已廣泛的應用于高速低功耗IC設計領域。 鑒于CMOS集成技術在現(xiàn)代VLSI領域中的重要地位,以及電子設計自動化(EDA)在集成電路設計中的普遍應用,作為設計方和IC制造方互相聯(lián)系的環(huán)節(jié),MOSFET器件的集成模型一直受到人們的關注。 隨著柵長縮小至深亞微米范圍,小尺寸效應給SOI器件帶來了新的挑戰(zhàn)。一方面,在SOI器件的建模中,必
2、須考慮溝道長度縮短所帶來短溝道效應,以及特有的體浮置帶來的浮體效應問題。另一方面,為了實現(xiàn)器件的特征尺寸向更小的技術節(jié)點邁進,SOI器件從結(jié)構(gòu),材料上進行革新,改善器件性能,提高柵控能力,器件也由平面結(jié)構(gòu)向3D結(jié)構(gòu)發(fā)展。 本文從模型與結(jié)構(gòu)上針對小尺寸效應提出新的觀點。在介紹了SOI的發(fā)展及SOI制備技術的基礎上,針對HALO工藝的SOIMOS器件提出了新的閾值電壓模型,模型較好地反應了器件溝道和隱埋層二維電勢分布,以及短溝道效應
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 納米CMOS器件新結(jié)構(gòu)與閾值電壓模型研究.pdf
- 應變硅MOS器件閾值電壓模型研究.pdf
- 深亞微米全耗盡SOI CMOS的高溫應用分析.pdf
- 深亞微米全耗盡SOI MOSFET參數(shù)提取方法的研究.pdf
- 深亞微米SOI器件薄柵氧化機理損傷研究.pdf
- 深亞微米應變硅器件的模擬研究.pdf
- 高k+SiO2柵全耗盡SOI MOSFET半解析模型的閾值電壓和DIBL效應的研究.pdf
- 全耗盡SOI MOSFET亞閾值區(qū)二維半解析模型的研究.pdf
- SOI橫向高壓器件耐壓模型和新器件結(jié)構(gòu)研究.pdf
- 亞100nm SOIMOSFET器件新結(jié)構(gòu)及其性能研究.pdf
- 高k柵介質(zhì)GaAs MOS器件閾值電壓模型及界面特性研究.pdf
- 深亞微米SDEMOS器件結(jié)構(gòu)及可靠性研究.pdf
- 超深亞微米PMOSFET器件NBTI研究.pdf
- 考慮量子效應的納米MOS器件閾值電壓及柵電容的建模與模擬.pdf
- 高壓PMOS器件閾值電壓穩(wěn)定性改善工藝研究.pdf
- 深亞微米RF-CMOS器件物理與模型研究.pdf
- SOI功率器件的新結(jié)構(gòu)研究.pdf
- 深亞微米器件輻射機理及仿真技術研究.pdf
- 薄膜全耗盡SOI CMOS電路高溫特性模擬和結(jié)構(gòu)優(yōu)化.pdf
- 基于半解析法的全耗盡SOI MOSFET亞閾值表面勢分析.pdf
評論
0/150
提交評論