![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/18/6e5a71a0-8c9e-4e83-849b-62d0e7432b31/6e5a71a0-8c9e-4e83-849b-62d0e7432b31pic.jpg)
![基于以太網的虛擬邏輯分析儀設計.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/18/6e5a71a0-8c9e-4e83-849b-62d0e7432b31/6e5a71a0-8c9e-4e83-849b-62d0e7432b311.gif)
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著嵌入式系統(tǒng)領域的不斷發(fā)展,電子產品數字化已成趨勢,邏輯分析儀的出現可以快速解決電子產品實驗、開發(fā)、測試等過程中遇到的數字時序邏輯等方面的問題。邏輯分析儀是數字時序的測試儀器,可以用來監(jiān)測硬件設備工作時的電路邏輯電平,最后通過圖形的方式直觀地表達出來,便于用戶檢測和分析電路設計中的錯誤。目前市場上推出的邏輯分析儀多數是臺式邏輯分析儀,即只能在本機使用;本文設計的基于以太網技術的虛擬邏輯分析儀既可以本地使用,同時也解決了網絡化遠端測試測
2、量的難題。
本文采用的是Altera公司推出的CYCLONE II系列FPGA,應用當前流行的Nios II嵌入式軟核處理器作為核心調度模塊,利用串行網絡驅動芯片ENC28J60實現了基于網絡通訊方式的虛擬邏輯分析儀。Nios II是一種基于FPGA(現場可編程邏輯器件)開發(fā)的軟核CPU,以代碼的形式固化在FPGA內。它的可配置特性給嵌入式系統(tǒng)開發(fā)帶來了極大的靈活性,Nios II可根據需要來進行裁減,滿足不同客戶不同場合
3、的需要。
本文的內容安排如下:第1章講述邏輯分析儀的發(fā)展歷史、原理、分類以及本文所設計邏輯分析儀的技術指標。第2章主要介紹系統(tǒng)的方案論證以及處理器的選型。第3章詳細闡述了基于EP2C8Q208C8的FPGA硬件電路設計,包括電路原理講解、PCB布線設計以及電路板的焊接調試等工作。第4章主要是FPGA部分的軟件設計部分,包括基于邏輯語言的采樣、觸發(fā)與存儲幾個部分;以及基于Nios II軟核的串口和網絡通信設計。第5章介紹了基
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的虛擬邏輯分析儀的設計.pdf
- 基于以太網的嵌入式瞬態(tài)記錄分析儀的軟件設計.pdf
- 基于USB接口的虛擬邏輯分析儀的設計.pdf
- 虛擬邏輯分析儀的設計與實現.pdf
- 基于labview的虛擬邏輯分析儀設計【開題報告】
- 虛擬邏輯分析儀的研制.pdf
- 基于labview的虛擬邏輯分析儀【文獻綜述】
- 基于虛擬儀器的邏輯分析儀研制.pdf
- 基于FPGA的虛擬邏輯分析儀的開發(fā).pdf
- 基于FPGA的虛擬邏輯分析儀的研究與設計.pdf
- 基于FPGA的虛擬邏輯分析儀的設計與實現.pdf
- 畢業(yè)設計---基于usb接口的虛擬邏輯分析儀設計
- 一種基于嵌入式以太網的微型快速尿液分析儀的設計.pdf
- 基于USB接口的虛擬邏輯分析儀的實現.pdf
- 畢業(yè)設計---基于usb接口的虛擬邏輯分析儀設計
- 串行總線虛擬邏輯分析儀設計與實現.pdf
- 基于以太網的數字氣象儀的研究與設計.pdf
- 基于以太網的虛擬交換機研究.pdf
- 基于USB CDC的虛擬以太網接口研究與設計.pdf
- 基于虛擬儀器技術的邏輯分析儀的研究.pdf
評論
0/150
提交評論