![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/16/d06fb0f5-8a32-4738-8a7d-89c799be45a9/d06fb0f5-8a32-4738-8a7d-89c799be45a9pic.jpg)
![CMOS PIPELINE ADC的分析與設(shè)計(jì).pdf_第1頁(yè)](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/16/d06fb0f5-8a32-4738-8a7d-89c799be45a9/d06fb0f5-8a32-4738-8a7d-89c799be45a91.gif)
版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著集成電路設(shè)計(jì)水平與工藝制成技術(shù)的發(fā)展,集成化、低功耗成為集成電路的必然發(fā)展趨勢(shì).無(wú)線(xiàn)通信、圖像處理、音頻技術(shù)和工業(yè)控制的廣泛運(yùn)用,進(jìn)一步推動(dòng)其向高速、高分辨率發(fā)展.這給電路設(shè)計(jì)尤其是模擬電路的設(shè)計(jì)提出了嚴(yán)峻的挑戰(zhàn).作為模擬與數(shù)字電路的關(guān)鍵接口,高性能的模擬/數(shù)字轉(zhuǎn)換器對(duì)整個(gè)設(shè)計(jì)系統(tǒng)的實(shí)現(xiàn)至關(guān)重要.該文對(duì)現(xiàn)今的各種高速、高分辨率的ADC結(jié)構(gòu)進(jìn)行了比較分析,并選擇了比較有發(fā)展?jié)摿Φ牧魉€(xiàn)結(jié)構(gòu)(PIPELINE)模數(shù)轉(zhuǎn)換器作為研究重點(diǎn).論
2、文從原理入手,系統(tǒng)分析了流水線(xiàn)結(jié)構(gòu)的模數(shù)轉(zhuǎn)換器的功能與特性,根據(jù)功能劃分各子模塊并分別就各子模塊予以研究.在PIPELINE ADC理論的研究基礎(chǔ)上著手實(shí)際電路的設(shè)計(jì).由于電路低功耗的設(shè)計(jì)需涉及大量開(kāi)關(guān)電容電路,論文針對(duì)所需的電路結(jié)構(gòu)對(duì)相應(yīng)的開(kāi)關(guān)電容電路作了具體研究.電路中運(yùn)放消耗了系統(tǒng)的絕大部分功耗,就此論文著重對(duì)運(yùn)放進(jìn)行了優(yōu)化設(shè)計(jì).在運(yùn)放的設(shè)計(jì)基礎(chǔ)上構(gòu)建了采樣保持電路和增益級(jí)電路.在完成了SUBADC和SUBDAC的設(shè)計(jì)后進(jìn)行了系統(tǒng)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- CMOS Pipeline ADC-帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- CMOS工藝下基于過(guò)零檢測(cè)器的Pipeline ADC的設(shè)計(jì).pdf
- 基于SoC低功耗Pipeline ADC的設(shè)計(jì).pdf
- 10位Pipeline ADC電路設(shè)計(jì)與研究.pdf
- 12位50MHz Pipeline ADC的設(shè)計(jì).pdf
- 12 bit Pipeline ADC中采樣保持電路的設(shè)計(jì).pdf
- 新型Pipeline ADC系統(tǒng)建模與優(yōu)化方法.pdf
- 一種可配置Pipeline ADC系統(tǒng)設(shè)計(jì)與研究.pdf
- 高速高精度pipeline ADC測(cè)試的研究.pdf
- Pipeline ADC中高精度基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 12bit 50MSPS PIPELINE ADC設(shè)計(jì).pdf
- CMOS流水線(xiàn)型ADC研究與設(shè)計(jì).pdf
- 12Bit 40MSPs Pipeline ADC關(guān)鍵模塊的設(shè)計(jì).pdf
- 10bit 100MSPS Pipeline ADC關(guān)鍵電路模塊的研究與設(shè)計(jì).pdf
- 低電壓下高速低功耗CMOS ADC的研究與設(shè)計(jì).pdf
- 基于CMOS工藝的10位SAR ADC的研究與設(shè)計(jì).pdf
- 基于CMOS 18位的Σ-ΔADC調(diào)制器的設(shè)計(jì)與仿真.pdf
- CMOS圖像傳感器列級(jí)ADC研究與設(shè)計(jì).pdf
- 12bit 100MHz Pipeline ADC-采樣-保持電路設(shè)計(jì).pdf
- 基于功耗和線(xiàn)性度優(yōu)化的Pipeline ADC系統(tǒng)建模.pdf
評(píng)論
0/150
提交評(píng)論