![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/15/1a8792bc-7bed-4dba-9ae2-7e1d6dcc8645/1a8792bc-7bed-4dba-9ae2-7e1d6dcc8645pic.jpg)
![基于硬件描述語言和SOPC的循環(huán)糾錯碼編譯碼器的設(shè)計和實現(xiàn).pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/15/1a8792bc-7bed-4dba-9ae2-7e1d6dcc8645/1a8792bc-7bed-4dba-9ae2-7e1d6dcc86451.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、該課題來源于" 通信原理實驗裝置"實驗箱的開發(fā)項目.通信原理實驗裝置是通信工程和相關(guān)專業(yè)的本科生學(xué)習(xí)"通信原理"課程的實驗裝置,該裝置主要實現(xiàn)鎖相環(huán)、循環(huán)碼的編譯碼器、幀同步、位同步等實驗.該課題的基礎(chǔ)是前期已經(jīng)實現(xiàn)了循環(huán)糾錯碼的編譯碼傳統(tǒng)電路的設(shè)計,該課題的目的是將前期的產(chǎn)品設(shè)計升級,將各實驗?zāi)K集中到一個可編程邏輯電路(PLD)芯片中,以便于減少芯片的數(shù)量和增加可編程、可升級性.每個實驗?zāi)K以自頂向下(TOP-DOWN)的設(shè)計方法實
2、現(xiàn)硬件描述語言的設(shè)計,然后將各設(shè)計集成到一個PLD芯片中.該課題的任務(wù)是實現(xiàn)實驗裝置中循環(huán)糾錯碼的編譯碼功能部分的改造.該文將此任務(wù)分為兩個階段的工作,第一階段是循環(huán)糾錯碼的編譯碼電路的VHDL設(shè)計和實現(xiàn).該部分工作擬借助于EDA工具采用硬件描述語言VHDL實現(xiàn)循環(huán)糾錯碼的編譯碼.該文從循環(huán)糾錯碼編譯碼模塊的邏輯功能描述出發(fā),用VHDL實現(xiàn)了所需要的功能,然后用EDA工具對所設(shè)計的模塊進(jìn)行編譯、綜合、仿真.結(jié)果表明所做的設(shè)計是完全能夠達(dá)
3、到設(shè)計要求的,而且對于同種類型但不同n、k值的(n,k)循環(huán)糾錯碼,只要改變模塊中相關(guān)的語句,即可實現(xiàn)硬件的重構(gòu),因此增大了模塊的可重復(fù)使用性,極大地減少了改變設(shè)計的工作量.第二階段探討基于可編程片上系統(tǒng)(SOPC)的循環(huán)糾錯碼的編譯碼器設(shè)計過程,這部分工作為技術(shù)的繼續(xù)升級做儲備.隨著可編程邏輯器件的發(fā)展,已經(jīng)可以實現(xiàn)將微處理器軟核嵌入到可編程邏輯器件內(nèi)部.SOPC既具有微控制器系統(tǒng)的高度靈活性,又具有用戶可編程特性,使其成為現(xiàn)代電子技
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DTMB的糾錯碼譯碼器的研究與設(shè)計.pdf
- 可迭代譯碼糾錯碼的譯碼算法和硬件實現(xiàn)技術(shù)的研究.pdf
- 基于FPGA的Turbo碼編譯碼器的硬件實現(xiàn).pdf
- LDPC碼編譯碼器的硬件實現(xiàn).pdf
- 基于sopc的通用編譯碼器的實驗裝置研究.pdf
- 數(shù)字電視中的RS譯碼器及LDPC編譯碼器設(shè)計與硬件實現(xiàn).pdf
- 迭代譯碼的高性能糾錯碼研究.pdf
- LDPC碼編譯碼器的原理及其硬件實現(xiàn).pdf
- 基于智能算法的糾錯碼譯碼算法研究.pdf
- DVB-S-DVB-S2中糾錯碼編譯碼的算法研究.pdf
- 數(shù)字視頻廣播系統(tǒng)中的前向糾錯碼譯碼算法與硬件實現(xiàn).pdf
- 準(zhǔn)循環(huán)LDPC碼的編譯碼器設(shè)計及FPGA實現(xiàn).pdf
- 超BCH限的糾錯碼譯碼問題研究.pdf
- DVB-S2標(biāo)準(zhǔn)下前向糾錯碼的編譯碼研究及FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器實現(xiàn).pdf
- 直接擴(kuò)頻VSAT信道編譯碼器設(shè)計與DSP硬件實現(xiàn).pdf
- NAND Flash控制器中BCH編譯碼器的設(shè)計與硬件實現(xiàn).pdf
- LDPC碼編譯碼器的設(shè)計與實現(xiàn).pdf
- 多模多標(biāo)準(zhǔn)基帶處理器的前向糾錯碼譯碼實現(xiàn)研究.pdf
- 基于Verilog語言的RS(255,247)編譯碼器設(shè)計.pdf
評論
0/150
提交評論