嵌入式10-bit 50MS-s流水線(xiàn)ADC設(shè)計(jì)技術(shù)研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩76頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本文在分析比較了各種模數(shù)轉(zhuǎn)換器的特點(diǎn)、討論了模數(shù)轉(zhuǎn)換器的發(fā)展趨勢(shì)、總結(jié)了嵌入式條件下模數(shù)轉(zhuǎn)換器的特殊要求后,完成了一個(gè)基于嵌入式應(yīng)用的10比特2.5V電源電壓50MHz采樣頻率的流水線(xiàn)模數(shù)轉(zhuǎn)換器的設(shè)計(jì)和芯片實(shí)現(xiàn)。 模數(shù)轉(zhuǎn)換器采用傳統(tǒng)的每級(jí)1.5位結(jié)構(gòu),一共9級(jí)流水線(xiàn)結(jié)構(gòu)。為了達(dá)到低功耗和小面積設(shè)計(jì),在系統(tǒng)結(jié)構(gòu)上使用了運(yùn)算放大器共享技術(shù)以減少所使用運(yùn)放算大器的數(shù)目和采樣電容尺寸逐級(jí)縮小技術(shù)以減小運(yùn)放算大器功耗和電路面積。

2、在電路實(shí)現(xiàn)上使用開(kāi)關(guān)電容電路結(jié)構(gòu),電路子模塊的設(shè)計(jì)具有如下的特點(diǎn):全差分電路結(jié)構(gòu)的使用增大了信號(hào)擺幅和對(duì)共模噪聲的抑制;高擺幅的運(yùn)算放大器與CMOS采樣開(kāi)關(guān)的使用減小了開(kāi)關(guān)電容電路的功耗和面積;高速低功耗動(dòng)態(tài)鎖存比較器的使用減小了電路功耗也使模數(shù)轉(zhuǎn)換器在高速采樣時(shí)鐘下能保持各級(jí)輸出的模擬信號(hào)的穩(wěn)定;雙相非交疊時(shí)鐘產(chǎn)生電路提高了時(shí)鐘周期的利用率。 該模數(shù)轉(zhuǎn)換器芯片采用SMIC0.25um、2.5V、單層多晶、五層金屬的CMOS標(biāo)準(zhǔn)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論