基于FPGA的異核微處理器系統(tǒng)研究.pdf_第1頁
已閱讀1頁,還剩76頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、雙核處理器是指在一個(gè)芯片上集成兩個(gè)運(yùn)算核心,從而提高計(jì)算能力?!半p核”的概念最早是由IBM、HP、Sun等支持RISC架構(gòu)的高端服務(wù)器廠商提出的,主要用在服務(wù)器上。雙核技術(shù)的引入是提高處理器性能的行之有效的方法。由于生產(chǎn)技術(shù)的限制,傳統(tǒng)通過提升工作頻率來提升處理器性能的做法目前面臨嚴(yán)重的阻礙,高頻CPU的耗電量和發(fā)熱量越來越大,已經(jīng)給整機(jī)散熱帶來十分嚴(yán)峻的考驗(yàn)。雙核技術(shù)可以很好的避免這一點(diǎn)。通過增加一個(gè)內(nèi)核,進(jìn)行時(shí)序分配,實(shí)現(xiàn)協(xié)調(diào)地處理

2、任務(wù)的要求。 本文提出了基于FPGA的異核系統(tǒng)的構(gòu)建思想,即基于SOPC設(shè)計(jì)方法改進(jìn)設(shè)計(jì)了一款與標(biāo)準(zhǔn)8051兼容的8位MC[J IP核,用來處理外圍信號。并且同時(shí)設(shè)計(jì)了基于Altera公司NiosⅡ的處理器核,用來管理內(nèi)部數(shù)據(jù)。將兩個(gè)不同的處理器核下載到Altera公司的FPGA開發(fā)板中,從而完成了一個(gè)基于FPGA的異核系統(tǒng),實(shí)現(xiàn)智能家居監(jiān)控系統(tǒng)的設(shè)計(jì)。采用QuartusⅡ、synplify Pro、ModelSim等各種EDA

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論