基于多DSP的高速通用信號處理平臺的設(shè)計與研究.pdf_第1頁
已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、目前,由于某些系統(tǒng)對信號處理的速度、規(guī)模要求越來越高,傳統(tǒng)的單片DSP已不能滿足大量數(shù)據(jù)處理的要求,所以開發(fā)并行的DSP模塊,利用其強大的并聯(lián)擴展能力,組成超高速的浮點運算能力的實時信號處理系統(tǒng)是很有價值的。因此實時性強、精度高和具備高數(shù)據(jù)吞吐量的大規(guī)模并行信號處理系統(tǒng)是今后信號處理領(lǐng)域發(fā)展的一個重要分支。 基于上述的要求,本文開發(fā)出了一種基于多DSP的高速通用信號處理平臺。該平臺的設(shè)計采用了兩片ADSP-TS101處理芯片、兩

2、片自主研發(fā)的專用數(shù)字信號處理芯片GA3816和兩片Virtex-4系列FPGA作為該平臺主要的數(shù)據(jù)處理單元和邏輯控制單元。該平臺能夠通過FPGA動態(tài)地配置GA3816芯片實現(xiàn)對一些常用的算法的運算功能,同時也可以對DSP和FPGA進行編程,從而實現(xiàn)一些更為復(fù)雜的算法運算。兩片F(xiàn)PGA之間和一片F(xiàn)PGA到外部系統(tǒng)之間的數(shù)據(jù)傳輸采用了LVDS(低電壓差分信號)技術(shù),從而使得數(shù)據(jù)能夠穩(wěn)定的以非常高的速率進行傳輸。 經(jīng)過調(diào)試,該平臺具有

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論