高速隔離計數(shù)器的研制.pdf_第1頁
已閱讀1頁,還剩59頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、本論文對高速隔離計數(shù)器進行了研究。該模塊基于PXI總線,PXI計數(shù)器模塊是國防科工委重點預研項目“PXI總線測試系統(tǒng)國產(chǎn)化”的一個子項目。它可以廣泛應用于頻率測量,周期測量等場合。
  本文在參閱了大量技術(shù)參考文獻的基礎上,通過對國內(nèi)外PXI計數(shù)器發(fā)展情況的調(diào)研及對用戶需求的分析,確定了模塊的總體方案。本文對計數(shù)器的主要功能之一,頻率測量方法進行了分析,提出采用閘門時間修正法進行測頻,降低了量化誤差的影響。在計數(shù)器功能的實現(xiàn)上采用

2、FPGA(FieldProgrammableGateArray),利用VerilogHDL(HardwareDescriptionLanguage)語言編寫了各個功能模塊,不僅使整個設計更加緊湊、穩(wěn)定且可靠,而且可以根據(jù)實際的任務要求,在無需改變硬件電路板的情況下,通過修改硬件描述語言程序,即可修改電路功能。在通道電路設計上,采用了隔直電路,提高了抗直流干擾的能力。使用了高性能的隔離電源、磁隔離芯片和光電耦合器,實現(xiàn)了對計數(shù)器的完全隔離

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論