![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/7495ed24-89db-4111-b3f5-a71f302e439d/7495ed24-89db-4111-b3f5-a71f302e439dpic.jpg)
![基于GaAs工藝的光通信用新型超高速分接器集成電路研究.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/7495ed24-89db-4111-b3f5-a71f302e439d/7495ed24-89db-4111-b3f5-a71f302e439d1.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、為了滿足人們?nèi)找嬖鲩L的數(shù)據(jù)通信的需求,現(xiàn)在10Gb/s的通信系統(tǒng)已經(jīng)不足敷用,研發(fā)具有自主知識產(chǎn)權(quán)的40Gb/s數(shù)字通信集成電路迫在眉睫。 在詳細地介紹和分析了各種分接器性能的優(yōu)缺點之后,提出了一種結(jié)構(gòu)簡單、低功耗并且適合超高速工作的新型1:4分接器結(jié)構(gòu)(已申請專利)。,本文以設(shè)計為主線,全面詳盡地分析采用法國OMMIC公司0.2μm GaAs PHEMT工藝設(shè)計、實現(xiàn)和測試一個40Gb/s1:4分接器芯片的等各個環(huán)節(jié)。
2、 采用并聯(lián)峰化電感補償技術(shù)可以很好地拓展放大器的帶寬,推拉式有源跟隨器的采用進一步拓展了它的帶寬。超高速鎖存器和觸發(fā)器是分接器的核心子電路,采用分析靜態(tài)分頻器自諧振頻率來評價觸發(fā)器速度的方法,大大地簡化了觸發(fā)器的優(yōu)化過程。 為了節(jié)省成本、簡化設(shè)計和降低風險,本文首先對兩個子電路(分頻器和1:2分接器)進行了設(shè)計、制造和測試。分頻器的最高分頻達到了27.5GHz,并且輸出波形的均方根抖動僅800fs左右。受限于測試設(shè)備,1:2分接
3、器的最高測試速率為24Gb/s,同時該分接器還在40Gb/s的速率上進行了有意義的測試嘗試。測試結(jié)果表明這兩個電路可以在接下來的電路設(shè)計中直接運用。 在解決了片上長距離傳輸線等一系列難點后,本文最終成功地設(shè)計、實現(xiàn)和測試了新型1:4分接器,該新型分接器測試到的最高和最低分接速率分別為38Gb/s和43Gb/s(受限于測試設(shè)備輸出信號范圍)。測試結(jié)果驗證了設(shè)計方法切實可行,為進一步設(shè)計單片光收發(fā)機打下了良好的基礎(chǔ)。為更好地銜接前級
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 超高速復接器集成電路研究.pdf
- 超高速0.18μmcmos復接器集成電路設(shè)計
- 硅基與鍺硅基超高速分接器集成電路研究與設(shè)計.pdf
- 超高速CMOS32-1復接器集成電路設(shè)計.pdf
- 超高速CMOS4:1復接器集成電路設(shè)計.pdf
- 超高速Flash ADC集成電路設(shè)計.pdf
- 超高速OTDM光通信系統(tǒng)關(guān)鍵技術(shù)研究.pdf
- 超高速1-4分頻器集成電路設(shè)計.pdf
- 超高速A-D轉(zhuǎn)換器集成電路的研究與設(shè)計.pdf
- 超高速時鐘數(shù)據(jù)恢復電路及分接器電路研究.pdf
- 超高速全并行模數(shù)轉(zhuǎn)換集成電路設(shè)計.pdf
- 光纖傳輸系統(tǒng)用超高速時鐘恢復集成電路研究.pdf
- 基于深亞微米CMOS工藝的超高速時鐘數(shù)據(jù)恢復集成電路設(shè)計.pdf
- 超高速CMOS鎖相環(huán)集成電路設(shè)計.pdf
- 超高速集成電路的信號完整性分析.pdf
- 基于0.18μmcmos工藝的低電壓、低功耗、超高速集成電路設(shè)計
- 0.18μmcmos工藝低電壓超高速1:16分接器設(shè)計
- 4比特超高速全并行模數(shù)轉(zhuǎn)換集成電路設(shè)計.pdf
- 6比特超高速全并行模數(shù)轉(zhuǎn)換集成電路設(shè)計.pdf
- 0.2μmgaashemt高速復接器集成電路設(shè)計
評論
0/150
提交評論