版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、串行輸入串行輸入并行輸出的移位寄存器并行輸出的移位寄存器功能模塊部分功能模塊部分moduleshifter_sipo(data_inclkclrshift_endata_out)定義模塊名及輸入、輸出變量parametersize=4定義size為常數4inputdata_inclkclrshift_en輸入端口output[size:1]data_out輸出端口reg[size:1]data_out輸出變量為四位的寄存器型always
2、@(posedgeclk)always過程塊[敏感事件列表(時鐘上升沿有效)]if(!clr)如果清零信號不為零data_out=b0把二進制0賦給輸出端口data_outelseif(shift_en)如果shiften不為0begin串行塊data_out=data_out1data_out左移一位,結果原賦給data_oudata_out[1]=data_in把輸入端口的值賦給輸出端口的第一位endendmodule測試模塊部分測
3、試模塊部分modulesti_shifter;測試模塊名parametersize=8定義size為常數8wire[size:1]data_out定義data_out為8位的連線形regclkclrdata_inshift_en定義clkclrdata_inshift_en為寄存型shifter_siposh1(data_inclkclrshift_endata_out)調用功能模塊defparamsh1.size=size對實例sh1
4、的size變量進行重新賦值initialbegininitial過程塊clk=0把0賦給變量clkclr=1把1賦給變量clrshift_en=1把1賦給變量shift_endata_in=0把0賦給變量data_in#10data_in=110個時間單位后,把1賦給變量data_in#20data_in=020個時間單位后,把0賦給變量data_in#30data_in=130個時間單位后,把1賦給變量data_in#40data_i
5、n=040個間單位后,把0賦給變量data_in#50clr=050個時間單位后,把0賦給變量clr#10data_in=110個時間單位后,把1賦給變量data_in#20clr=120個時間單位后,把1賦給變量clr#50shift_en=050個時間單位后,把0賦給變量shift_en#40data_in=040個時間單位后,把0賦給變量data_in#10shift_en=110個時間單位后,把1賦給變量shift_en#40d
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
評論
0/150
提交評論