dcm_adv_第1頁
已閱讀1頁,還剩16頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、本文翻譯自UsingDigitalClockManagers(DCMs)inSpartan3FPGAsDCM主要功能主要功能1.分頻倍頻:DCM可以將輸入時鐘進行multiply或者divide,從而得到新的輸出時鐘。2.去skew:DCM還可以消除clock的skew,所謂skew就是由于傳輸引起的同一時鐘到達不同地點的延遲差。3.相移:DCM還可以實現(xiàn)對輸入時鐘的相移輸出,這個相移一般是時鐘周期的一個分數(shù)。4.全局時鐘:DCM和FP

2、GA內(nèi)部的全局時鐘分配網(wǎng)絡(luò)緊密結(jié)合,因此性能優(yōu)異。5.電平轉(zhuǎn)換:通過DCM,可以輸出不同電平標(biāo)準的時鐘。DCM的特點與能力(的特點與能力(Spartan3系列為例)系列為例)?數(shù)量:4DCMFPGA(也有例外)應(yīng)該夠用了?數(shù)字頻率綜合器輸入(CLKIN):1280MHz?延遲鎖相環(huán)輸入(CLKIN):18280MHz?時鐘輸入源(CLKIN):GlobalbufferinputpadGlobalbufferoutputGeneralpu

3、rposeIO(nodeskew)?時鐘輸出:9個到全局時鐘網(wǎng)的時鐘輸出:最多9個中的4個到Generalpurpose互聯(lián):最多9個到輸出腳:最多9個可見9個時鐘輸出可以隨意鏈接內(nèi)部信號或者外部輸出,但是進入全局時鐘網(wǎng)的路徑最多只有4個。DCM的位置在哪?的位置在哪?我們以Spartan3系列為例。FPGA看上去就是一個四方形。最邊緣是IOpad了。除去IOpad,內(nèi)部還是一個四方形。四個角上各趴著一個DCM。上邊緣和下邊緣中間則各趴

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論