![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-12/18/0/1cd40e33-9db8-4cd0-aa1d-931dfc577c5a/1cd40e33-9db8-4cd0-aa1d-931dfc577c5apic.jpg)
![基于usb3.0接口的高速數(shù)據(jù)傳輸電路設(shè)計(jì)與實(shí)現(xiàn)_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-12/18/0/1cd40e33-9db8-4cd0-aa1d-931dfc577c5a/1cd40e33-9db8-4cd0-aa1d-931dfc577c5a1.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、中北大學(xué)學(xué)位論文 基于 USB3.0 接口的高速數(shù)據(jù)傳輸電路設(shè)計(jì)與實(shí)現(xiàn) 摘 要 數(shù)據(jù)記錄器作為一種重要的機(jī)載設(shè)備, 主要用于采集存儲飛行時(shí)的海量數(shù)據(jù)。 由于數(shù)據(jù)量多達(dá)幾十個(gè) GB,甚至上百 GB,因此,如何提高海量數(shù)據(jù)傳入計(jì)算機(jī)的時(shí)間就成為制約存儲測試系統(tǒng)發(fā)展的一個(gè)重要因素。USB3.0 接口在市場上已經(jīng)廣泛普及,具有即插即用、傳輸速度快、兼容性強(qiáng)的優(yōu)點(diǎn),已經(jīng)成為計(jì)算機(jī)與外部設(shè)備通信的標(biāo)準(zhǔn)總線, 其最大傳輸帶寬可達(dá) 5Gbps。 在此
2、背景下, 本文設(shè)計(jì)了以 FPGA 為控制中心, DDR2 SDRAM 為高速大容量緩存,USB3.0 接口作為與計(jì)算機(jī)進(jìn)行數(shù)據(jù)通信接口的高速數(shù)據(jù)傳輸電路,實(shí)現(xiàn)了將記錄器中的大容量數(shù)據(jù)高速可靠的傳入計(jì)算機(jī)。 論文首先對課題研究背景、國內(nèi)外發(fā)展現(xiàn)狀和 USB3.0 接口協(xié)議進(jìn)行了介紹,然后根據(jù)大容量數(shù)據(jù)記錄器的任務(wù)設(shè)計(jì)要求,在提出總體方案的基礎(chǔ)上設(shè)計(jì)了基于 ECC 校驗(yàn)算法的大容量 FLASH 存儲器,并構(gòu)建了 USB3.0+FPGA+DD
3、R2 SDRAM 的高速數(shù)據(jù)傳輸電路系統(tǒng)框架。之后著重對高速數(shù)據(jù)傳輸電路的設(shè)計(jì)進(jìn)行了詳細(xì)說明,并對 DDR2和 FPGA 之間的接口信號進(jìn)行了信號完整性仿真分析, 確定了布局布線規(guī)則; 在軟件設(shè)計(jì)部分,結(jié)合大容量記錄器的高速數(shù)據(jù)傳輸過程,設(shè)計(jì)了一種以 FPGA 內(nèi)部的片上小FIFO+DDR2 SDRAM 為架構(gòu)的高速緩存器, 開發(fā)了 USB3.0 的固件程序, 設(shè)計(jì)了 USB3.0在從 FIFO(SLAVE FIFO)工作模式下的 GP
4、IF II 狀態(tài)機(jī),完成了 VHDL 控制程序的編寫。 在論文結(jié)束部分, 給出了 FLASH 的 ECC 校驗(yàn)測試結(jié)果和高速數(shù)據(jù)傳輸電路的測試結(jié)果。 本文設(shè)計(jì)的高速數(shù)據(jù)傳輸電路是通過 USB3.0 接口來實(shí)現(xiàn)的與計(jì)算機(jī)之間進(jìn)行數(shù)據(jù)傳輸,穩(wěn)定的實(shí)現(xiàn)了 150MB/s 的數(shù)據(jù)傳輸,解決了大容量記錄器的數(shù)據(jù)傳輸速度瓶頸。而且通過利用 FPGA 的高速并行性和易于配置性應(yīng)用到諸如圖像數(shù)據(jù)的實(shí)時(shí)采集傳輸?shù)确矫嬉簿哂幸欢ǖ膮⒖甲饔谩?關(guān)鍵詞:USB
5、3.0,DDR2 SDRAM,F(xiàn)PGA,信號完整性分析,高速數(shù)據(jù)傳輸中北大學(xué)學(xué)位論文 recorder performance improvement. In addition, this research in this dissertation also could be as a reference to the image data with high speed and high capacity. Key words: US
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于usb3.0接口的高速數(shù)據(jù)傳輸技術(shù)研究
- 基于usb3.0的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)與研究
- 基于usb3.0的高速數(shù)據(jù)傳輸系統(tǒng)的研究與設(shè)計(jì)
- 基于usb3.0的pet高速數(shù)據(jù)傳輸系統(tǒng)的研究與實(shí)現(xiàn)
- 基于usb3.0數(shù)據(jù)傳輸系統(tǒng)的研究
- usb3.0高速數(shù)據(jù)傳輸技術(shù)研究及應(yīng)用
- 基于Interlaken的高速數(shù)據(jù)傳輸接口電路設(shè)計(jì).pdf
- 基于usb3.0的高速數(shù)據(jù)傳輸系統(tǒng)關(guān)鍵技術(shù)研究
- usb3.0數(shù)據(jù)傳輸系統(tǒng)信號完整性研究
- 基于USB接口的無線數(shù)據(jù)傳輸.pdf
- 基于usb3.0的數(shù)據(jù)傳輸在數(shù)字印刷中的應(yīng)用研究
- 基于CameraLink接口的高速數(shù)據(jù)傳輸系設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于usb2.0接口的數(shù)據(jù)傳輸與采集系統(tǒng)設(shè)計(jì)
- 安檢設(shè)備數(shù)據(jù)傳輸電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCI Express接口的高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速自適應(yīng)數(shù)據(jù)傳輸系統(tǒng)發(fā)送端電路設(shè)計(jì).pdf
- 基于PCI Express接口的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì).pdf
- adgfusb3.0的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)與研究
- 基于FPGA的高速數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于USB的無線數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評論
0/150
提交評論