![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/6/23/b86bcd39-b026-401c-a88b-f3090a92922b/b86bcd39-b026-401c-a88b-f3090a92922bpic.jpg)
![粗粒度可重構流水線協處理器功耗估計方法研究與實現.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/6/23/b86bcd39-b026-401c-a88b-f3090a92922b/b86bcd39-b026-401c-a88b-f3090a92922b1.gif)
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、進入二十一世紀以來,功耗已經成為制約VLSI發(fā)展的主要因素。正確估計功耗可為功耗優(yōu)化提供依據,可避免在VLSI不同層次、不同設計階段,因功耗指標達不要求而需要的昂貴的設計修改。因而,功耗評估技術得到快速發(fā)展,形成了以模擬法和概率法為評估依據的兩大類別。模擬法的優(yōu)點是精度較高,但收斂速度很慢,往往以犧牲時間為代價。概率法提高了運算速度,但估計精度有不同程度的損失。后來出現的宏模型法以多元線性回歸預測模型理論為基礎,綜合應用了模擬法和概率法
2、的功耗估計技術,具有精度和效率折中的優(yōu)勢,至今主要用于片上網絡和片內存儲系統的功耗估計,仍處于發(fā)展階段。
本文結合粗粒度可重構處理器結構特點和功耗分析需求,研究宏模型法在可重構處理器功耗估計中應用的關鍵技術,對擴展宏模型法的應用范圍,探討粗粒度可重構處理器功耗估計新方法具有較大的理論意義和實際應用價值。本文的主要工作和貢獻如下:
一、結合粗粒度可重構處理器結構特點,提出了一種基于宏功耗模型的可重構協處理器功耗估計方法
3、。該模型由對可重構協處理器功耗產生重要影響的變量以及反映變量對功耗影響程度的回歸系數組成。模型的變量分為結構變量和應用變量,分別根據可重構協處理器體系結構特征和應用計算特征分析確定。模型的回歸系數可以通過對可重構協處理器設計方案進行低層次的門級模擬分析確定。回歸驗證結果證明宏功耗模型變量選擇的正確性。
二、構建了一種采用多路選擇器的可重構開關網絡的二元線性回歸宏功耗估計模型,該模型以對功耗產生影響的數據字位寬和開關活躍性為變量
4、,將電壓、電容、頻率、工藝參數等與電路功耗有關的因素,在仿真求解回歸系數時考慮?;貧w驗證結果表明,開關網絡估計值與實際值誤差在10%以內。宏模型方法用于可重構開關網絡功耗估計具有良好的可行性。
三、完成了用于骨傳導語音增強處理的粗粒度可重構流水線協處理器的應用計算特征分析、硬件結構RTL建模和配置信息生成,以及RTL模擬。利用綜合工具和后端工具完成了從RTL到GDSII的設計實現,提取門級網表和翻轉率文件,為求解模型回歸系數奠
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 骨傳導語音增強SoC的可重構流水線協處理器設計與實現.pdf
- 粗粒度可重構處理器的結構研究與設計.pdf
- 粗粒度可重構處理器的配置優(yōu)化技術研究與實現.pdf
- 抗功耗攻擊的可重構密碼協處理器設計與實現.pdf
- 可重構高速低功耗流水線乘法器設計.pdf
- 面向粗粒度動態(tài)可重構處理器的通用領域算法實現與優(yōu)化.pdf
- 動態(tài)可重構協處理器研究.pdf
- 基于FPGA與流水線CORDIC算法的FFT處理器的實現.pdf
- 流水線ADC系統級功耗優(yōu)化方法的研究與實現.pdf
- 面向粗粒度可重構處理器REMUS-Ⅱ的任務編譯器設計與實現.pdf
- 可重構FFT和Viterbi協處理器的研究與實現.pdf
- 可重構密碼協處理器設計.pdf
- 基于流水線可重構結構的可重構算法研究及AES算法實現.pdf
- 可變點流水線結構FFT處理器的設計及其FPGA實現.pdf
- 基于IP包處理的多線程流水線處理器ASIC設計與實現.pdf
- 低電壓功耗CMOS流水線模數轉換器研究與實現.pdf
- 流水線微處理器中的分支預測技術研究.pdf
- 應用于粗粒度可重構處理器的模調度算法的實現和優(yōu)化.pdf
- 基于事務數據流的可重構協處理器性能分析方法研究實現.pdf
- 32位5級流水線嵌入式處理器設計.pdf
評論
0/150
提交評論