用于超高速攝影的高精度脈沖延時可調(diào)電路系統(tǒng)的研制.pdf_第1頁
已閱讀1頁,還剩98頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、目前高速分幅相機在航空、軍事、科學研究等領(lǐng)域都有著廣泛的應(yīng)用,它可用于捕捉物體的瞬間狀態(tài),如導(dǎo)彈在彈道中的運行軌跡。隨著科學技術(shù)的不斷發(fā)展,更多極端條件下的應(yīng)用場景對于分幅相機的性能要求也不斷的提升,未來分幅相機必然朝著高速、高精度、便攜化方向發(fā)展。對于分幅相機而言,其實現(xiàn)超高速曝光的核心成像器件是由脈沖延時可調(diào)電路構(gòu)成的ICCD相機(超快門控),它的性能指標直接決定了分幅相機的性能,因此,設(shè)計出一款高速、高精度的脈沖延時可調(diào)電路對于分

2、幅相機技術(shù)的發(fā)展極為重要。
  本文介紹了幾種脈沖延時可調(diào)電路的設(shè)計方案,在分析了每種方案的優(yōu)缺點后,最終采用模擬延時芯片和數(shù)字延時相結(jié)合的設(shè)計方案,很好的解決了信號抖動問題,并且實現(xiàn)了最大10ms延時和10ms脈寬,延時分辨率為1ns。選用FPGA實現(xiàn)延時分辨率為5ns的延時,并將 FPGA與模擬延時芯片進行級聯(lián),通過二次延時,提高延時分辨率。輸入信號在進入FPGA后,首先會進行時鐘同步,此時會產(chǎn)生一個隨機的0~5ns的時鐘同步

3、誤差,這將導(dǎo)致輸出信號與輸入信號之間存在抖動問題。為此本文設(shè)計了一個基于計數(shù)器芯片和模擬延時芯片的信號抖動補償電路,計數(shù)器芯片測量時鐘同步誤差,再通過模擬延時芯片進行補償,以此消除抖動。為了實現(xiàn)脈寬可調(diào),本文采用將兩路信號進行不同的延時,延時差為希望得到的脈寬,然后將這兩路信號進行邏輯操作后合成一路信號輸出。本設(shè)計采用STM32F103系列單片機作為核心控制器,與PC端上位機進行通信,然后將配置延時數(shù)據(jù)發(fā)送給FPGA。設(shè)計完成后,對脈沖

4、延時可調(diào)電路的分辨率、穩(wěn)定性、系統(tǒng)固有延時等進行了測試與分析。
  本方案的創(chuàng)新點在于提出了計數(shù)器芯片和模擬延時芯片相結(jié)合的信號抖動補償電路,該方案原理簡單,易于操作,且分辨率高,可以有效的將信號抖動控制在1ns以內(nèi)。同時提出了一種簡單有效的實現(xiàn)脈寬可調(diào)的設(shè)計方案。
  在完成脈沖延時可調(diào)電路的設(shè)計后,進行了各方面測試,系統(tǒng)各個模塊運行穩(wěn)定,且達到設(shè)計指標要求,整體設(shè)計方案可行。該脈沖延時可調(diào)電路成本低、體積小,且延時分辨率

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論