![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/8bd8913b-d2fe-4b06-99bd-34cc49675470/8bd8913b-d2fe-4b06-99bd-34cc49675470pic.jpg)
![基于FPGA的高速數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/8bd8913b-d2fe-4b06-99bd-34cc49675470/8bd8913b-d2fe-4b06-99bd-34cc496754701.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著無線頻譜資源的短缺,迫切需要尋求新的通信技術(shù)以提高頻譜資源的利用率。自適應(yīng)傳輸技術(shù)由于能動(dòng)態(tài)匹配信道條件,使得吞吐率能逼近信道容量,具有良好的頻譜利用率,已經(jīng)得到較為廣泛的研究。課題組研究的自適應(yīng)傳輸系統(tǒng)是以衛(wèi)星與地面接收站傳輸數(shù)據(jù)為應(yīng)用場(chǎng)景,結(jié)合無速率碼和混合自動(dòng)重傳技術(shù)實(shí)現(xiàn)的。在該自適應(yīng)系統(tǒng)中,使用兩塊解碼板完成無速率碼的的解碼工作,其中每塊解碼板上包含6片解碼FPGA。主機(jī)與解碼板之間的數(shù)據(jù)傳輸接口作為解碼板與主機(jī)之間的橋梁,
2、其工作性能直接影響系統(tǒng)的穩(wěn)定性和吞吐率。本文旨在研究并設(shè)計(jì)主機(jī)與解碼板之間的高速數(shù)據(jù)傳輸接口電路和解碼板上各 FPGA之間的高速數(shù)據(jù)傳輸接口電路,以滿足系統(tǒng)高達(dá)300Mbps的解碼吞吐率需求。
本文首先介紹了課題組所研究的基于無速率碼的自適應(yīng)傳輸系統(tǒng),并對(duì)接收端平臺(tái)架構(gòu)和系統(tǒng)中使用的解碼板進(jìn)行了介紹。在分析了主機(jī)與解碼板之間的數(shù)據(jù)傳輸特點(diǎn)和系統(tǒng)高達(dá)300Mbps的解碼吞吐量指標(biāo)之后,最終提出了采用兩塊解碼板同時(shí)進(jìn)行解碼的整體方
3、案;基于解碼板解碼周期短的工作特點(diǎn)采用輪詢的方式進(jìn)行軟硬件交互,從而提高軟硬件配合的效率;采用PCI Express(Peripheral Component Interconnect Express)總線進(jìn)行解碼板與 PC機(jī)之間的數(shù)據(jù)傳輸,同時(shí)采用基于Aurora8B/10B協(xié)議的鏈路實(shí)現(xiàn)解碼板上FPGA之間的高速串行數(shù)據(jù)傳輸,最終實(shí)現(xiàn)了對(duì)多片F(xiàn)PGA協(xié)同解碼的管理。
最后,對(duì)設(shè)計(jì)的正確性進(jìn)行了驗(yàn)證,在實(shí)際的系統(tǒng)中進(jìn)行了功能
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高速串行數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速PCI數(shù)據(jù)傳輸卡設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)傳輸及存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速異步數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速CPM數(shù)據(jù)傳輸系統(tǒng).pdf
- 基于FPGA的高速光纖通數(shù)據(jù)傳輸技術(shù)的研究與實(shí)現(xiàn).pdf
- fpga與c8051f高速數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)與實(shí)現(xiàn)
- 基于HSDCD的高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速遙感衛(wèi)星圖像數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的PCI總線高速數(shù)據(jù)傳輸系統(tǒng).pdf
- 基于fpga的pci總線高速數(shù)據(jù)傳輸系統(tǒng)(1)
- 基于CameraLink接口的高速數(shù)據(jù)傳輸系設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCIe總線高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的PCIe高速RS編解碼數(shù)據(jù)傳輸系統(tǒng)的實(shí)現(xiàn).pdf
- 基于FPGA的低延遲數(shù)據(jù)傳輸設(shè)計(jì).pdf
- 螺旋CT高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速數(shù)據(jù)傳輸控制卡的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CPCI的高速數(shù)據(jù)傳輸卡設(shè)計(jì).pdf
- 高速網(wǎng)卡數(shù)據(jù)傳輸?shù)难芯颗c實(shí)現(xiàn).pdf
- 基于PCIE總線的高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論