![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/456481d4-7d2e-42ad-a437-f0f474680f9c/456481d4-7d2e-42ad-a437-f0f474680f9cpic.jpg)
![10bit超低功耗SAR ADC設(shè)計(jì).pdf_第1頁(yè)](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/456481d4-7d2e-42ad-a437-f0f474680f9c/456481d4-7d2e-42ad-a437-f0f474680f9c1.gif)
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、逐次逼近型(SAR) ADC由于其結(jié)構(gòu)簡(jiǎn)單、功耗低、易集成等優(yōu)點(diǎn),廣泛應(yīng)用于傳感網(wǎng)絡(luò)、生物芯片等低功耗領(lǐng)域。SAR ADC中的功耗主要來(lái)源于三部分:DAC電容陣列、數(shù)字控制邏輯以及比較器部分。本文以設(shè)計(jì)一款10bit200KSPS超低功耗SAR ADC為目標(biāo),從比較器、DAC電容陣列兩方面提出降低功耗的優(yōu)化方法。
基于10bit超低功耗SAR ADC的應(yīng)用需求,本文提出一種基于二進(jìn)制加權(quán)電容DAC陣列的動(dòng)態(tài)比較器失調(diào)校準(zhǔn)技術(shù),
2、并基于65納米CMOS工藝設(shè)計(jì)實(shí)現(xiàn)了一款低功耗低失調(diào)動(dòng)態(tài)比較器?;诎鎴D數(shù)據(jù)的模擬仿真結(jié)果表明,在1.2V的工作電壓下,該校準(zhǔn)技術(shù)可以將失調(diào)電壓降低至0.25mV以內(nèi),功耗為0.33μW,功耗開(kāi)銷增大57%。雖然功耗略有增大,但這樣的開(kāi)銷是值得的。
此外,本文提出一種帶錯(cuò)誤補(bǔ)償機(jī)制的兩級(jí)電容開(kāi)關(guān)時(shí)序方案,并基于65納米CMOS工藝設(shè)計(jì)實(shí)現(xiàn)了兩款SAR ADC,一種基于Switchback開(kāi)關(guān)時(shí)序方案,一種基于兩級(jí)電容開(kāi)關(guān)時(shí)序方
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 10Bit 30MS-s低功耗SAR ADC設(shè)計(jì).pdf
- 10-bit高精度低功耗SAR ADC設(shè)計(jì)研究.pdf
- 基于I2C總線接口的低功耗10bit ADC的設(shè)計(jì).pdf
- 低電壓低功耗10bit 30MSPS流水線型ADC的設(shè)計(jì).pdf
- 用于植入式醫(yī)療設(shè)備的超低功耗SAR ADC設(shè)計(jì).pdf
- 超低功耗10 bit Delta-Sigma調(diào)制器設(shè)計(jì).pdf
- 10比特30MS-s低功耗SAR ADC設(shè)計(jì).pdf
- 高速低功耗SAR ADC的研究與設(shè)計(jì).pdf
- 低功耗SAR ADC技術(shù)研究.pdf
- 8位低壓低功耗10KSPS SAR ADC設(shè)計(jì)研究.pdf
- 高速低功耗SAR ADC的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種低功耗SAR ADC的設(shè)計(jì).pdf
- 低功耗SAR結(jié)構(gòu)ADC的研究與設(shè)計(jì).pdf
- 10bit自校準(zhǔn)算法型流水線ADC設(shè)計(jì).pdf
- 一種2-bit-cycle的高速低功耗SAR ADC的研究與設(shè)計(jì).pdf
- 10bit色彩
- 單通道高速低功耗SAR ADC的研究與設(shè)計(jì).pdf
- 超低功耗流水線式ADC的研究與設(shè)計(jì).pdf
- 用于單片集成傳感器的低功耗10位SAR ADC的設(shè)計(jì).pdf
- 高速低功耗ADC設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論