超低功耗異步電路設(shè)計研究.pdf_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、異步設(shè)計與同步設(shè)計是兩種基本的數(shù)字電路系統(tǒng)實現(xiàn)方法。異步設(shè)計和同步設(shè)計的不同點主要在于如何實現(xiàn)邏輯硬件系統(tǒng)的協(xié)調(diào)運行。異步集成電路采用握手協(xié)議產(chǎn)生各流水線局部時鐘,取代了同步集成電路中的全局時鐘,從而很自然的解決了同步集成電路中時鐘偏移、功耗偏高等問題,并且在可以獲得平均性能的情況下,具有較好的可重用性和魯棒性。目前,異步集成電路設(shè)計已經(jīng)成為國際上的研究熱點。預計異步設(shè)計方法將會逐漸替代現(xiàn)有的同步設(shè)計技術(shù),成為業(yè)界的主流設(shè)計方法。隨著工

2、藝進入到深亞微米階段,功耗開始成為集成電路設(shè)計發(fā)展的重要瓶頸之一,特別是隨著特征尺寸的減小,靜態(tài)功耗呈指數(shù)形式上升,CMOS的靜態(tài)功耗已經(jīng)不再是接近零。因此,靜態(tài)功耗不得不引起重視。 論文的主要工作包括:闡述了低功耗優(yōu)化設(shè)計的研究背景,綜述了國內(nèi)外低功耗技術(shù)在數(shù)字集成電路設(shè)計中的發(fā)展和現(xiàn)狀。研究了異步系統(tǒng)中的握手協(xié)議、信號傳輸協(xié)議、數(shù)據(jù)編碼協(xié)議,以及由不同的信號傳輸協(xié)議和數(shù)據(jù)編碼協(xié)議構(gòu)成的不同的握手協(xié)議實現(xiàn)方式;分析了異步電路中

3、的延遲問題,建立相應(yīng)的延遲模型,并給出了根據(jù)延遲模型的不同異步電路的分類情況。多閾值CMOS技術(shù)是一種降低電路靜態(tài)功耗的有效方法。Muller C單元是一個在異步電路中使用比較頻繁的基本元件,觸發(fā)器是異步時序電路中的存儲單元。論文在介紹基于多閾值CMOS電路設(shè)計原理的基礎(chǔ)上,利用多閾值CMOS設(shè)計思想對CMOS單元門電路進行改進、設(shè)計了多閾值C單元和多閾值CMOS單邊沿JK觸發(fā)器,實現(xiàn)了對異步電路功能塊Martin加法器晶體管電路的改進

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論