基于FPGA的高精度EAS檢測系統(tǒng)的研究.pdf_第1頁
已閱讀1頁,還剩85頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、本文提出了一種高精度的電子標(biāo)簽測試系統(tǒng),能準(zhǔn)確的測量電子標(biāo)簽的中心頻率和品質(zhì)因數(shù),同時針對大多數(shù)檢測設(shè)備無法測量有效容積的情況,提出了有效容積的檢測方法。為了對標(biāo)簽進(jìn)行頻譜分析,系統(tǒng)設(shè)計了一個具有頻譜分析功能的上位機(jī)界面。
  本文首先闡述了EAS系統(tǒng)的工作原理,對電子標(biāo)簽的內(nèi)部結(jié)構(gòu)進(jìn)行了深入分析。在研究和對比了國內(nèi)外的檢測方法之后,采用了基于互感耦合理論的檢測方法。
  系統(tǒng)主要包括模擬前端,數(shù)字基帶信號處理,上位機(jī)界面三

2、個部分。
  模擬前端主要包括傳感器天線、信號源 DDS、高頻信號放大器。傳感器天線是系統(tǒng)的關(guān)鍵,常見的傳感器往往由于抗干擾性差而影響檢測的精度。本文對天線的結(jié)構(gòu)進(jìn)行了改進(jìn),有效的減小了干擾。信號源DDS采用的高精度的DDS芯片,輸出信號頻率能精確到0.0291Hz。
  數(shù)字基帶信號處理部分采用的是FPGA(EP2C70F672C8)作為核心處理芯片。由于系統(tǒng)檢測的是1Mhz~15Mhz的電子標(biāo)簽,為了準(zhǔn)確地對信號采樣,采

3、用的是125Msps的12位高精度AD芯片,實際中FPGA輸出的是100Mhz的控制時鐘,采樣頻率為100Msps。上位機(jī)和下位機(jī)通過串口進(jìn)行數(shù)據(jù)傳輸,波特率為921600bit/s,接近1Mbit/s的速率,能滿足實際應(yīng)用中快速檢測的需求。
  上位機(jī)采用的是Labview進(jìn)行設(shè)計,能夠有效的顯示出所測標(biāo)簽的中心頻率、品質(zhì)因數(shù)、有效容積的值以及標(biāo)簽的頻譜,給標(biāo)簽生產(chǎn)企業(yè)提供直觀的信息反饋,指導(dǎo)標(biāo)簽的生產(chǎn)。
  目前市面上的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論