基于FPGA的高精度時間測量電路的實現(xiàn).pdf_第1頁
已閱讀1頁,還剩99頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在高能物理實驗中,時間和電荷作為兩個重要的待測指標為粒子鑒別提供了參考依據(jù)。時間.數(shù)字轉換是測量時間的基本手段,利用數(shù)字化手段將時間等模擬信息轉化為數(shù)字信息。隨著FPGA技術的發(fā)展,基于FPGA技術的時間數(shù)字轉換成為國內外研究的熱點,它具有高精度、高集成度、規(guī)模大和抗干擾性強等特點,已廣泛應用于高能物理實驗中。
   本文首先對基于FPGA技術實現(xiàn)的Wave Union TDC給予了重點關注,它可以實現(xiàn)高精度的時間數(shù)字化測量。W

2、ave Union TDC的時間數(shù)字化測量是基于“細測量”和“粗測量”的組合方案,加法器同有的進位鏈的延遲實現(xiàn)時間內插電路來完成“細測量”功能,普通的二進制計數(shù)器完成“粗測量”功能。目前已經在實驗室得到了20ps的時間分辨,是比較理想的可選方案。
   本文研究的主要內容就是如何利用Wave Union TDC搭建電子學讀出系統(tǒng)。硬件原理圖部分功能模塊主要包括輸入信號的單端轉差分電路、TDC在FPGA的實現(xiàn)、VME的總線接口以及

3、時鐘和電源管理。對高速設計中的時鐘、電源和FPGA的配置電路予以重點考慮;FPGA的邏輯設計部分主要包含TDC數(shù)據(jù)的接收和預處理、緩存和完成與VME總線控制器的通信。具體需要完成串并轉換、8b/10b譯碼、譯碼后的數(shù)據(jù)處理、數(shù)據(jù)的二級FIFO緩存和VME從設備A24/D32單次寄存器讀寫訪問控制;在符合VME6U總線規(guī)范的基礎上,優(yōu)化電路的布局布線,并給了信號完整性和電源完整性方面的考慮。
   為了使實驗數(shù)據(jù)更具參考價值,采用

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論